דרושים | עבודה | חיפוש משרות הנדסה

מנהל /ת מתקן לחוות שרתים ( data Center) - שכר של 30,000!!
Sun, 26 Apr 2026 11:05:00 GMT
מיקום המשרה: אבן יהודה, קדימה צורן, כפר יונה, נתניה, בית ינאי 
תחומי המשרה: מחשבים ורשתות, מומחה תשתיות, חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס חשמל, מהנדס מכונות, מתכנן מכני, מנהל תשתיות מחשוב 
סוג/היקף המשרה: משרה מלאה, מתאים גם להורים / שעות גמישות, לדוברי שפות, לדוברי אנגלית, לדוברי רוסית, לדוברי ערבית 
הזדמנות ניהולית בלב התשתית הטכנולוגית בנתניה! אנו מגייסים מנהל /ת מתקן מנוסה לניהול מערכות קריטיות בחוות שרתים מתקדמת בשכר של 30,000.

תיאור תפקיד:
- ניהול ותפעול כלל מערכות MEP: חשמל, UPS, גנרטורים, צ'ילרים, מגדלי קירור, גילוי וכיבוי אש.
- אחריות מלאה על מערכות בקרת מבנה (BMS) ומערכות ניהול תשתיות DCIM.
- ניהול תוכניות תחזוקה מונעת (Preventive Maintenance) וטיפול מהיר באירועי חירום ותקלות.
- בניית צוות טכנאי תפעול וניהול משמרות 24/7, כולל כתיבת נהלי תפעול, BCP ו-DRP.
- ניהול קבלני משנה, ספקי שירות וביצוע עבודות Fit-out ללקוחות בינלאומיים (SLA).
- שיפור יעילות אנרגטית (עמידה ביעדי PUE) ואחריות על אבטחה פיזית ובטיחות המתקן.

שכר ותנאים:
- שכר חודשי: 30,000.
- עבודה בסביבה טכנולוגית מתקדמת מול לקוחות גלובליים.
- תפקיד מאתגר עם אחריות רחבה על יציבות המתקן.
- מיקום: נתניה

אל תפספסו את ההזדמנות! אם המשרה הזו תפורה עליכם/ן - שלח/י קורות חיים עוד היום!
דרישות:
- ניסיון של 5 שנים לפחות בניהול מתקנים עתירי מערכות - חובה.
- ניסיון של שנתיים לפחות בסביבת data Center - חובה.
- ניסיון משמעותי בניהול תחזוקת מבנים - מרכיב עיקרי בתפקיד.
- ידע מעמיק בתפעול מערכות חשמל, UPS, גנרטורים ו-HVAC.
- ניסיון בניהול צוותים בסביבה תפעולית קריטית 24/7.
- אנגלית טכנית ברמה גבוהה
- תואר/תעודה בהנדסה חשמלית, מכנית או תחום קרוב - יתרון משמעותי.

שליחת קורות חיים או הגשת מועמדות מהווה הסכמה לכך שחברת גוב ספייס בעמ תשמור ותשתמש בפרטיך, לרבות למטרת פנייה אליך בנוגע למשרות נוספות ודומות ולהעברת פרטיך למעסיקים פוטנציאליים בעתיד.
השימוש במידע ייעשה בהתאם למדיניות הפרטיות של החברה ובה גם מידע על זכויותיך.
ניתן לסרב לשימוש עתידי כאמור במידע בשליחת תמחקו אותי או לפנות בכל שאלה או בקשה בנושא המשרה מיועדת לנשים ולגברים כאחד.
מהנדס /ת ביצוע מגורים, בת ים
Sun, 26 Apr 2026 11:05:00 GMT
מיקום המשרה: בת ים 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס בניין, מהנדס ביצוע 
סוג/היקף המשרה: משרה מלאה 
לקבוצת אורון תשתיות ובנייה דרוש מהנדס/ת ביצוע לפרויקט בתחום המגורים בבת ים. הצטרפו לחברה ציבורית מהמובילות בישראל שפועלת במספר תחומים: תשתיות והנדסה אזרחית, תעשיה, יזמות, בניה והתחדשות עירונית.

במסגרת התפקיד:
?אחריות לתאום פעילויות התכנון והביצוע באתר על פי דרישת מנהל הפרויקט.
?אחריות על תהליכי העבודה אל מול הביצוע: בדיקת תכניות ביצוע וכתב הכמויות והתרעה על חריגים.
?הזמנות חומרים/ציוד, ניהול הקבלנים, קבלת אישורים ועוד.
?מעקב אחר ביצוע לפי תכנון לו"ז שבועי וחודשי ואחריות על חשבונות וכתב כמויות.
דרישות:
דרישות התפקיד:
?מהנדס/ת בניין/אזרחי- חובה.
ניסיון בביצוע של 4 שנים לפחות בתחום הבנייה הרוויה- חובה.
?ידע בתוכנות אופיס/אוטוקאד - חובה. המשרה מיועדת לנשים ולגברים כאחד.
Hardware Engineer
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: רחובות, תל אביב יפו, רמת גן, הרצליה, רעננה 
תחומי המשרה: חומרה, חשמל ואלקטרוניקה, מהנדס אלקטרוניקה, מהנדס חומרה, הנדסה, מהנדס רכיבים, מהנדס אנאלוגי, מהנדס דיגיטלי, מהנדס אלקטרוניקה, מהנדס חומרה, מהנדס מיקרוגל, Backend Engineer, Board Design, ניהול ביניים, Senior Hardware Engineer, Senior Hardware Engineer 
סוג/היקף המשרה: משרה מלאה 
משרת Hardware Engineer (Board Design) לחברה ישראלית המתמחה בפיתוח פתרונות אבטחה חכמים לבית ולעסקים, תוך שימוש בטכנולוגיות IoT מתקדמות למניעת פריצות וניטור בזמן אמת.
במסגרת התפקיד תכנון ופיתוח כרטיסי חומרה למוצרים חדשים וקיימים, כולל ארכיטקטורה חשמלית, אינטגרציה עם צוותים שונים וליווי המוצר משלב הפיתוח ועד ייצור המוני.
דרישות:
תואר ראשון בהנדסת חשמל ממוסד אקדמי מוכר.
לפחות 6 שנות ניסיון מעשי בפיתוח חומרה ותכנון כרטיסים.
יכולת מוכחת להשתמש בכלי AI לתמיכה בתהליכי הנדסה, כולל מחקר טכני, תיעוד, דיבוג, ניתוח ושיפור פרודוקטיביות.
ניסיון מוכח במכשירים מבוססי סוללה ותכנון צריכת הספק נמוכה.
ניסיון משמעותי עם מיקרובקרים.
רקע חזק בתכנון אנלוגי ומעגלי ספקי כוח.
ניסיון עם חיישנים, כולל ממשקים אנלוגיים ודיגיטליים.
ניסיון בטכנולוגיות תקשורת כגון LTE, USB, Wi-Fi, GNSS וEthernet.
ניסיון בממשקי ופרוטוקולי תקשורת כגון SPI, UART וI2C.
ניסיון בדיבוג חומרה ואינטגרציה בין חומרה לתוכנה.
ניסיון מעשי עם ציוד מעבדה כגון אוסצילוסקופים, מנתחי ספקטרום ומנתחי לוגיקה/ פרוטוקולים.
יכולת לקחת אחריות מלאה על פרויקט משלב ההגדרה ועד לשחרור. המשרה מיועדת לנשים ולגברים כאחד.
בקר /ית איכות אזרחי /ת / QC Civil
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: דימונה 
תחומי המשרה: בניין, בינוי ותשתיות, מפקח בנייה, מהנדס בניין, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס בניין, הנדסאי בניין, הנדסאי אזרחי 
סוג/היקף המשרה: משרה מלאה 
לחברת אקסייט, חברת ניהול פרויקטים גלובלית דרוש /ה בקר איכות לפרויקט בטחוני.
יפקח על מפקחי השטח האזרחיים אחראיים על ניטור הבטחת האיכות בתחומים אלו; יסייע בהערכת הגשות, ינפיק את הטפסים והדוחות הנדרשים וינהל וישמור על תהליך ההגשות.
חובה ידע במערכות.
מיקום המשרה-אזור דימונה
דרישות:
מהנדס /ת / הנדסאי/ת אזרחי /ת/בניין- חובה.
שלוש שנות ניסיון לפחות בתפקיד דומה ובתחום בקרת איכות לפרויקט מורכב.
אנגלית ברמה טובה.
* המשרה מיועדת לנשים ולגברים כאחד.
דרוש מנהל /ת פרויקטים לחברה מובילה בפריסה ארצית! שכר גבוה למתאימים!
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: ירושלים, אשדוד, תל אביב יפו, רעננה, חיפה 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בינוי ותשתיות, אדריכל / ארכיטקט, מהנדס אזרחי, מנהל פרויקטים בבינוי ותשתיות, הנדסה, מהנדס אזרחי, מהנדס בינוי ותשתיות, הנדסאי בניין 
סוג/היקף המשרה: משרה מלאה 
אחריות מלאה על ניהול תכנון, ביצוע, תקציב ולוחות זמנים של פרוייקטי גמרים מורכבים, לצד עבודה שוטפת מול הלקוחות, האדריכלים והיועצים.
דרישות:
ניסיון מוכח בניהול פרויקטים בבניה רוויה, התחדשות עירונית.
ניסיון בניהול צוותים וקבלני משנה חובה.
ניסיון בהפקת חשבונות וניהול תקציבים - חובה.
שליטה בתוכנות אופיס (Excel, Outlook, Project) חובה.
תואר ראשון בהנדסה אזרחית/הנדסאי בניין - חובה
* המשרה מיועדת לנשים ולגברים כאחד.
מתאם /ת תכנון לחברת ניהול פרויקטים בפתח תקווה
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: אור יהודה, אלעד, רמת גן, פתח תקווה, בני ברק 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, הנדסה, מהנדס בניין, הנדסאי אדריכלות 
סוג/היקף המשרה: משרה מלאה 
לחברת ניהול פרויקטים בבנייה, דרוש/ה מתאם/ת תכנון. המשרה באזור פתח תקווה
תיאור המשרה:
ניסיון בתכנון אדריכלי והנדסי, עם יכולת לבדוק תוכניות עבודה של פרויקטים מורכבים.
הבנה בתקנות, חוקים והכרת מפרטים כגון מחיר למשתכן/מחיר מטרה וכד'.
שליטה בתוכנות כגון אוטוקאד ורוויט.

דרישות התפקיד:
מעל 3 שנות נסיון כמתאם/ת תכנון- חובה
דרישות:
דרישות התפקיד:
מעל 3 שנות נסיון כמתאם/ת תכנון- חובה
השכרלה רלוונטי חובה המשרה מיועדת לנשים ולגברים כאחד.
טכנולוג /ית קו - פיתוח (מזון) לחברה יצרנית מובילה בתחום המזון
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: בית שאן, תל יוסף, עפולה, כפר תבור, טבריה 
תחומי המשרה: מדעי החיים, טבע וחקלאות, ביוטכנולוגיה, הנדסה, מהנדס מזון, מהנדס מזון, מהנדס תהליך 
סוג/היקף המשרה: משרה מלאה 
לחברה יצרנית מובילה בתחום המזון,
דרוש/ה טכנולוג/ית קו - פיתוח.
משרה מלאה.
אזור הצפון - עמק יזרעאל.


תחומי אחריות עיקריים -
שיפור תהליכים ופתרון בעיות.
ייזום הכנסת טכנולוגיות חדשות וחומרים חדשים לקו.
הובלת תהליכי ייצור.
אחריות על בטיחות ואיכות מזון, עמידה בתקנים וברגולציות.
חברות בצוות HACCP.
העברת מוצרים מפיתוח לייצור.
פיתוח מוצרים ותהליך ייצור תעשייתי יציב.
בניית הוראות עבודה לתהליך, כולל סיכונים, בקרות קריטיות ונקודות מדידה.
בנייה ותחזוקת מפרטי עבודה ועצי מוצר.
ניהול שינויים במערכת הפריוריטי (תהליך שינוי הנדסי).
אישור מוצרים, אישור תוויות בהתאם לרגולציה, אישור מפרטי חומרים וספקים.
בקרת יצור - מציאת וטיפול בגורמים המשפיעים על תוצאות הקו.
תמיכה בשטח - נוכחות יומיומית בקו, מענה בזמן אמת לאירועים תהליכיים.
דרישות:
תואר ראשון בטכנולוגיית מזון / הנדסת מזון / הנדסה כימית / ביוטכנולוגיה.
ניסיון מעשי בתעשיית המזון, בעיקר בקווי ייצור תהליכיים.
יכולת ניתוח טכנית גבוהה, שליטה בגיליונות נתונים ומערכות מידע תעשייתיות.
הבנה באוטומציה ובקרה - יתרון.
אחריות אישית גבוהה.
יחסי אנוש טובים.
כושר מנהיגות ויצירתיות.
בעל יכולת עבודה עצמאית.
יכולת עמידה בלחצים וביעדים.
יכולות תקשורת מקצועית עם גורמים בחברה ומחוצה לה.
חשיבה אסטרטגית וראייה מערכתית המשרה מיועדת לנשים ולגברים כאחד.
לחברה ותיקה המפתחת, מייצרת ומשווקת מוצרים מולטידיסיפלינריים דרוש.ה מנהל.ת אבטחת איכות
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: תל אביב יפו, פתח תקווה, הרצליה, רעננה, נתניה 
תחומי המשרה: אבטחת איכות QA, ייצור ותעשייה, מהנדס מכונות, מנהל איכות | מנהל QA, הנדסה, מהנדס מכונות, מהנדס תהליך, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה, מתאים גם לבני 50 פלוס, מתאים גם למגזר החרדי, מתאים גם למגזר הדתי 
הובלת מדיניות האיכות של החברה בכלל המחלקות
מדידה ושיפור מתמיד של מדדי האיכות השונים וייעול תהליכי הבקרה.
ניהול והובלת תהליכי חקר תקלות, הגדרת פעולות מתקנות ויישומן בפועל.
ניהול איכות ספקים וקבלני משנה בארץ ובחו"ל, כולל ביקורת תהליך, מבדקים תקופתיים, הובלת תהליכי שיפור איכות וניהול אירועי איכות.
הכנה והובלה של מבדקי איכות חיצוניים ושל גופים רגולטוריים.
אחריות על נהלי העבודה והתאמתם למדיניות האיכות, עדכון ויישום של נהלים אלו בפועל.
ניהול מנהל מחלקת בקרת איכות בנוסף לניהול צוות איכות ספקים וקב"מ
עבודה לפי תקנים IPC, AS9100 המקובלים בתעשייה ביטחונית וצבאית
כפיפות לסמנכ"ל החברה

משרה מלאה באזור כפר סבא.
דרישות:
תואר ראשון בהנדסת איכות, חומרים, מכונות.
ניסיון של 8 שנים לפחות בתפקיד קודם כמנהל.ת איכות בחברה יצרנית בינונית/ גדולה
ניסיון כמהנדס.ת תהליך במפעל יצרני בתחום המיקרו אלקטרוניקה- יתרון.
היכרות עם תהליכי ייצור שונים: הלחמות, ריתוך, הדבקות, ציפויים, עיבוד שבבי, השמות מעגלים PCBA.
ניסיון בהובלת מדיניות איכות בהתאם לתקנים.
ניסיון בעבודה בחברה ביטחונית המייצרת לפי תקן AS9100-חובה.
הכרות וניסיון עם תהליכי סינון ובדיקות סביבה.
יכולת עבודה בסביבה דינמית ומרובת משימות וממשקים.
ראייה מערכתית המשרה מיועדת לנשים ולגברים כאחד.
מהנדס.ת תוכנה C ++ מנוסה
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: יקנעם 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מתכנת ++C, ניהול ביניים, Senior C++ Developer, Senior C++ Developer 
סוג/היקף המשרה: משרה מלאה 
לאתר החברה ביוקנעם דרוש.ה מהנדס.ת תוכנה C ++ מנוסה

במסגרת התפקיד:
פיתוח תוכנה למערכות מתקדמות בתחום הרובוטיקה וראייה ממוחשבת
השתתפות בהגדרת דרישות, תכנון ויישום של תכן וארכיטקטורת תוכנה
עבודה עם צוותים מולטי-דיסציפלינריים בסביבה טכנולוגית מתקדמת
יישום אלגוריתמים בתחום עיבוד תמונה ורובוטיקה
עבודה בסביבת Agile ובשילוב כלי DevOps
דרישות:
תואר ראשון בהנדסת תוכנה / מדעי המחשב או תחום רלוונטי
ניסיון של 5 שנים בפיתוח תוכנה ב cross-platform C ++
ידע וניסיון בעבודה עם מערכות מבוזרות ומערכות מולטי-דיסציפלינריות
ניסיון בעבודה עם מערכות GIS ו/או וידאו - יתרון
יכולת עבודה עצמאית ובצוות, אחריות וחשיבה יצירתית

**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה טכנאי /ת מיזוג אוויר למספר תקנים - באזור הדרום!
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: באר שבע, עומר, אופקים, להבים, נתיבות 
תחומי המשרה: אחזקה ואנשי מקצוע, ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס מכונות, מהנדס מיזוג אויר, מתכנן מכני, מהנדס מיזוג אוויר 
סוג/היקף המשרה: משרה מלאה 
לחברת ההנדסה AM-Projects דרוש/ה טכנאי/ת מיזוג אוויר ואחזקה למספר תקנים באזור הדרום!
במסגרת התפקיד:
* אחזקה מונעת ושבר למערכות מיזוג אוויר באתר עתיר מערכות.
* טיפול בצילרים, יטאות (AHU), מפוחי נחשון ומערכות נלוות.
* איתור תקלות, ביצוע טיפולים תקופתיים ותיעוד עבודה במערכות ממוחשבות.
* עבודה מול לקוחות וממשקים באתר תוך הקפדה על בטיחות ונהלים.
דרישות:
* טכנאי/ת מיזוג אוויר - חובה!
* רישיון חשמלאי מוסמך / הנדסאי חשמל - חובה.
* ניסיון של 3 שנים לפחות באחזקת מערכות מיזוג מרכזיות (צילרים/יטאות/מפוחים) במבני תעשייה/ציבור עתירי מערכות.
* תודעת בטיחות גבוהה, שירותיות ותקשורת בין-אישית טובה.
* היכרות עם סביבת עבודה ממוחשבת/מערכת ניהול תחזוקה - יתרון! המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת אזור לחברה קבלנית גדולה וידועה- מהטובות בענף
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: רחובות, ראשון לציון, בת ים, חולון, תל אביב יפו, רמת גן, גבעתיים, פתח תקווה, הרצליה, כפר סבא 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, מהנדס אזרחי, מנהל פרויקטים בבינוי ותשתיות, הנדסה, מהנדס אזרחי, מהנדס בניין, מנהל אזור בינוי ותשתיות 
סוג/היקף המשרה: משרה מלאה 
לחברה קבלנית גדולה וידועה מהמרכז, מהחברות האיכותיות והגדולות בארץ
דרוש /ה מנהל /ת אזור, לניהול מספר פרויקטים של בנייה למגורים משרדים ובנייה ציבורית בהיקף של עשרות מליונים כל פרויקט, (כשתחתיו מנה"פ).
מהנדס /ת בעל /ת שיעור קומה ויכולת מוכחת בניהול צוותים של מנהלי פרויקטים, עבודה מול מזמיני עבודה, יכולת פתרון בעיות. ניהול ביצוע ברמה גבוהה ואישיות כובשת.
תנאים מצויינים למתאים /ה.
דרישות:
מהנדס /ת בניין. 
נסיון מוכח בביצוע בחברה גדולה. או בינונית
יכול להיות מנהל פרוייקט שרוצה לעשות קפיצה לשלב הבא 
יכולת ניהול גבוהה.
* המשרה מיועדת לנשים ולגברים כאחד.
מהנדס /ת ביצוע לתחום המגורים, מרכז
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: בת ים, תל אביב יפו 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, הנדסה, מהנדס בניין, מהנדס ביצוע 
סוג/היקף המשרה: משרה מלאה 
לקבוצת אורון דרושים מהנדס/ת ביצוע מנוסה לפרויקטי מגדלים בתחום המגורים - בת ים ות"א.
הזדמנות ייחודית לקחת חלק בהובלת פרויקטי מגורים מהבולטים באזור המרכז, בסביבה מקצועית, מתקדמת ודינמית

במסגרת התפקיד:
אחריות לתאום פעילויות התכנון והביצוע באתר על פי דרישת מנהל הפרויקט.
אחריות על תהליכי העבודה אל מול הביצוע: בדיקת תוכניות ביצוע וכתב הכמויות והתרעה על חריגים.
הזמנות חומרים/ציוד, ניהול הקבלנים, קבלת אישורים ועוד.
מעקב אחר ביצוע לפי תכנון לו"ז שבועי וחודשי ואחריות על חשבונות וכתב כמויות.
דרישות:
מהנדס/ת בניין/אזרחי- חובה.
ניסיון בביצוע 3 שנים לפחות בבניית מגדלי מגורים- חובה.
ידע בתוכנות אופיס/אוטוקאד - חובה. המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה עוזר /ת למנהל פרויקט לחברת בנייה בת"א
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: בניין, בינוי ותשתיות, רכש ולוגיסטיקה, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס תעשיה וניהול, הנדסאי בניין, הנדסאי תעשייה וניהול, מהנדס תעשייה וניהול, הנדסאי אזרחי 
סוג/היקף המשרה: משרה מלאה, ללא ניסיון 
התפקיד כולל סיוע למנהל הפרויקט בניהול שוטף של האתר והפרויקט, תוך הורדת עומס תפעולי, שיפור שליטה בפרטים והאצת קצב העבודה.

סיוע בניהול יומי של האתר והעבודות
מעקב אחר לוחות זמנים וביצוע בפועל
עבודה מול קבלני משנה וספקים
בקרה על כמויות, הזמנות ואספקות
תיעוד שוטף (דוחות, עדכונים, מעקבים)
טיפול במשימות אדמיניסטרטיביות ותפעוליות בפרויקט
סיוע בפתרון בעיות שוטפות בשטח

משרה מלאה ימי א-ה שעות בוקר גמיש
נכונות לימי ו' לסירוגין לפי צורך
דרישות:
הנדסאי/ת תעשייה וניהול או מהנדס/ת בניין / אזרחי - יתרון
ניסיון של 0-2 שנים בתחום הבנייה (אפשרי גם ללא ניסיון למצטיינים/ות)
יכולת עבודה בסביבה דינמית ולחוצה
סדר, ארגון ויכולת ירידה לפרטים
תקשורת בין-אישית טובה
מוטיבציה גבוהה ללמוד ולהתפתח בתחום המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת אחזקה לאתר בדרום
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: באר שבע 
תחומי המשרה: ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס מכונות, מתכנן מכני, מנהל/ת אחזקה בתעשייה 
סוג/היקף המשרה: משרה מלאה 
דרוש /ה מנהל /ת אחזקת מבנים לאתר גדול בדרום
ניהול צוות גדול של עובדים
אחריות על תקציב האתר וביצוע בקרה שוטפת.
טיפול ותחזוקת מערכות המבנה, יישום והטמעה של עבודה על פי נהלי החברה,
הטמעת תהליכי התייעלות ושיפור תהליכי עבודה,
קשר שוטף עם ספקי שירות בתחומי המערכות, איתור ספקים שונים ע"פ צורך.
משרה מלאה
דרישות:
תעודת מהנדס/ת מכונות -חובה
ניסיון בניהול אחזקה במתחמים גדולים- חובה
ניסיון ניהולי קודם של צוותי עבודה
שליטה מלאה בתוכנות האופיס
אסרטיביות ואחריות המשרה מיועדת לנשים ולגברים כאחד.
לחברת דשנים דרוש /ה מהנדס /ת אחזקה מכאנית
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: קרית אתא, חיפה 
תחומי המשרה: ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס מכונות, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה 
- ניהול בית המלאכה וצוותי האחזקה הצמודה במתקנים
- הכנה ומימוש של תוכנית אחזקה שנתית בדגש על אחזקה מונעת ומשמרת
- עבודה בהתאם לתקציב אחזקה שנתי, ומעקב שוטף וצמוד
- ניהול צוות עובדים הכולל מנהלי עבודה ועובדי אחזקה
- איתור וניתוח תקלות חוזרות ומציאת פתרונות עבורם
- אחריות להזמנות ציוד טכני, ומקור ידע לנושאים מקצועיים- פלסטיקה, מתכת, ציוד סובב וכו', לרבות אחריות על מדיניות מלאי
- הובלת תחום המצוינות והחדשנות באחזקה, הכרת תהליכי העבודה וביצועם, חידוש וקידום יוזמות
- ניהול עצירות ייצור לטיפולי אחזקה בתאום עם מחלקת התפעול
דרישות:
- תואר בהנדסת מכונות- חובה
- לפחות 3 שנות ניסיון במפעל תעשייתי בתחום האחזקה
- ניסיון בניהול צוות עובדים- יתרון
- ניסיון בתעשייה הכימית- יתרון
- היכרות עם תחומי הפלסטיקה, מתכת וציוד סובב- יתרון
- שליטה בתוכנות: אופיס, סאפ, אוטוקד, Solid-Works המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה טכנאי /ת /הנדסאי /ת אלקטרוניקה למערכות מטאורולוגיה /הידרולוגיה
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: יבנה 
תחומי המשרה: אחזקה ואנשי מקצוע, חשמל ואלקטרוניקה, טכנאי אלקטרוניקה, ייצור ותעשייה, מהנדס אלקטרוניקה, הנדסאי אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, הנדסאי / טכנאי, טכנאי שירות / התקנות 
סוג/היקף המשרה: משרה מלאה 
דרוש/ה טכנאי/ת / הנדסאי/ת אלקטרוניקה למערכות מטאורולוגיה / הידרולוגיה
אנחנו מחפשים לצוות שלנו טכנאי/ת או הנדסאי/ת אלקטרוניקה עם "ידיים טובות"וראש פתוח, לתפקיד מאתגר ומעניין!

מהות התפקיד:
- עבודה שטח עם חיישנים מטאורולוגיים / הידרולוגיים: התקנה, תפעול ותחזוקה של מגוון
חיישנים מתקדמים.
- הובלת פרויקטים: אחריות על הוצאה לפועל של פרויקטים טכניים, מהשלבים הראשונים
ועד מסירה מוצלחת.
- תחזוקת תחנות: ביצוע תחזוקה שוטפת ותיקונים בתחנות ברחבי הארץ.
- כיול מכשירים: אחריות

- תנאים טובים ורכב צמוד וטלפון למתאימים
אם אתם אוהבים לפתור בעיות, לעבוד עם טכנולוגיה מתקדמת ומוכנים לאתגרים, מקומכם איתנו!
שלחו לנו קורות חיים ואולי תצטרפו לצוות המנצח שלנו!
דרישות:
- רישיון נהיגה: חובה!
- ניסיון טכני: יתרון משמעותי.
- נכונות לעבוד בתנאי שטח
- המשרה מיועדת לנשים ולגברים כאחד.
מהנדס /ת ביצוע לנתיבות לפרויקט מגורים
Sun, 26 Apr 2026 11:00:00 GMT
מיקום המשרה: באר שבע, אופקים, נתיבות, שדרות, אשקלון 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס ביצוע 
סוג/היקף המשרה: משרה מלאה 
לחברת בניה מובילה דרוש/ה מהנדס/ת ביצוע לתפקיד מאתגר, מדובר ב 5 בניינים של 9 קומות באזור נתיבות, שיטת ברנוביץ', התפקיד במשרה מלאה
דרישות:
מהנדס/ת אזרחי/ת חובה
נסיון כמהנדס/ת ביצוע חובה
נסיון בעבודה בשיטת ברנוביץ' חובה המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת הנדסה למפעל תנובה גליל
Sun, 26 Apr 2026 10:55:00 GMT
מיקום המשרה: קרית שמונה 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס חשמל, מהנדס מכונות, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה 
חברות בהנהלת המפעל.
אחריות לרציפות עבודת תשתיות וקווי הייצור בהקשר טכני הנדסי.
ניהול ובקרה של פרויקטים בשיפור אוטומציה במפעל ובניית תוכנית השקעות בהתאם.
ניהול שיפור רציפות המכונות, הטיפול בציוד וכשירותו, ניהול האנרגיה וחשמל לצורך תפעול שוטף של המפעל.
פיתוח מקצועי של צוותי האחזקה והתשתיות בתחום ההנדסי והטכני.
תמיכה הנדסית טכנית למחלקות האחזקה והיצור, בפתרון בעיות ביצור ובניית תהליכי עבודה יעילים ומתקדמים.
אחריות למעבר מאחזקת שבר לאחזקה יזומה ואופטימיזציה במשאבים הטכניים (חלקי חילוף, כלי עבודה).
אחריות על התקשרות עם ספקי חוץ לתחזוקת ציוד וחלקי חילוף תוך מימוש מדיניות רמות מלאי בהתאם.
קביעת יעדים לתוכנית עבודה שנתית ורב שנתית ועמידה בהם (KPI).
ניהול קבלני חוץ לעבודות במפעל.
ווידוא עבודה עפ"י נוהלי והוראות הבטיחות והאיכות.
דרישות:
מהנדס/ת מכונות/ חשמל - חובה. תואר שני בתחום הנדסי - יתרון.
ניסיון של 5 שנים לפחות בניהול מערך אחזקה / הנדסה - חובה.
שליטה באנגלית - חובה.
יכולות גבוהות ביישומי מחשב בדגש ב Excel - חובה.
יכולת קריאה והבנת שרטוטים טכניים - חובה.
היכרות עם מערכות תשתיות ייצור - מע' קירור, מדחסים, חשמל מתח גבוה וכ'ו - יתרון.
ניסיון במפעל מזון - יתרון.
הכרות עם מערכת ERPMRP ועם מערכת אורקל - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
מהנדס /ת אלקטרוניקה לתחום מערכות בדיקה
Sun, 26 Apr 2026 10:55:00 GMT
מיקום המשרה: יהוד מונוסון, אור יהודה, קרית אונו, פתח תקווה 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה 
סוג/היקף המשרה: משרה מלאה 
לחברה העוסקת בתחום הבטחוני דרוש/ה למחלקת אלקטרוניקה וצב''דים מהנדס/ת אלקטרוניקה עם הכרות וניסיון בתחום.
דרישות:
ניסיון של שנתיים לפחות בפיתוח חומרה מולטי דיסציפלינארי.
יכולת הובלת פיתוח חומרה, כתיבת מסמכי נלווים, ושילובים סופיים חומרה / תוכנה.
הכרות עם מערכות בדיקה אוטומטיות (צבד"ים).
ראיה מערכתית.
הבנה מעמיקה בתהליכי פיתוח במערכות מולטי דיסציפלינאריות.
יכולת לעבודה עצמאית מול הלקוחות.
ניסיון בעבודה מול קבלנים.
יכולת עבודה בצוות.
העבודה מול תעשיות בטחוניות - מצריך יכולת קבלת סיווג ביטחוני.
* המשרה מיועדת לגברים ונשים כאחד* המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה מהנדס /ת רכיבים לארגון ביטחוני
Sun, 26 Apr 2026 10:55:00 GMT
מיקום המשרה: רחובות, רמלה, נס ציונה, באר יעקב, ראשון לציון 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס חשמל, העברה מפיתוח לייצור 
סוג/היקף המשרה: משרה מלאה 
קבוצת אשד מגייסת מהנדס/ת רכיבים בארגון בטחוני מוביל במרכז לתפקיד אסטרטגי הכולל אחריות על הבטחת זמינות, אמינות ותחזוקת רכיבים לאורך מחזור חיי המוצר.

ניהול תחליפים: איתור וניתוח טכני של רכיבים חלופיים (EOL/NRND) והתאמת Datasheets.
הנדסה וולידציה: הובלת תהליכי ECO/AVL, הכנת ניתוחים טכניים ועבודה צמודה עם צוותי הפיתוח והאיכות.
ניהול סיכונים: זיהוי רכיבים בסיכון, בניית תוכניות המשכיות עסקית ועבודה מול ספקים גלובליים.
תמיכה תפעולית: ליווי קבלני משנה (EMS) וניהול בסיס הנתונים במערכות PLM/ ERP.
דרישות:
תואר ראשון (B.Sc) בהנדסת חשמל ואלקטרוניקה - חובה.
לפחות שנתיים ניסיון כמהנדס/ת רכיבים בתעשיית האלקטרוניקה - חובה.
ניסיון מוכח בעבודה עם BOM, ECO, AVL וכלי זמינות (SiliconExpert וכד').
אנגלית טכנית ברמה גבוהה.
יכולת עבודה עצמאית, יסודיות וחשיבה אנליטית.
יתרון: היכרות עם תקני IPC/MIL- STD, רגולציית RoHS או ניסיון בבדיקות אמינות. המשרה מיועדת לנשים ולגברים כאחד.
מהנדס/ת בניין (ביצוע)
Thu, 26 Mar 2026 13:08:00 GMT
מיקום המשרה: באר שבע 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס בניין, מהנדס ביצוע 
סוג/היקף המשרה: משרה מלאה 
דרוש/ה מהנדס/ת בניין (ביצוע) לחברת בנייה ויזמות מובילה בדרום!
לחברתנו דרוש/ה מהנדס/ת בניין להשתלבות בתפקיד שטח מאתגר ומרכזי. התפקיד כולל ניהול, פיקוח ובקרה על פרויקטים הנדסיים בשטח, תכנון הליכי עבודה מול ספקים, קבלנים וגורמים מקצועיים, מתן פתרונות לבעיות הנדסיות בזמן אמת והבטחת עמידה ביעדי הפרויקט ובלוחות הזמנים.
תנאי המשרה:
משרה מלאה, ימים א'-ה', בין השעות 07:00-17:00 (כולל הפסקות מוסדרות). נדרשת גמישות בשעות ובימי שישי בהתאם לצורכי האתר.
עצמאות ניהולית מלאה בשטח.
תנאים מעולים למתאימים/ות: שכר חודשי גלובלי מתגמל + רכב צמוד.
מיקום הפעילות: אזור באר שבע והדרום.
לפרטים נוספים ושליחת קורות חיים: למייל.
דרישות:
תואר בהנדסת בניין / הנדסה אזרחית - חובה.
ניסיון מוכח של 4 שנים לפחות כמהנדס/ת ביצוע בחברה קבלנית - חובה.
שליטה מלאה בתוכנות Office (בדגש על אקסל, וורד) - חובה.
היכרות ושליטה בממשק 'דקל' - יתרון משמעותי.
יחסי אנוש מצוינים, יכולת הובלה, קבלת החלטות, עמידה בתנאי לחץ ואסרטיביות. המשרה מיועדת לנשים ולגברים כאחד.
design and power methodology manager, servers, google cloud
Thu, 26 Mar 2026 13:04:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים, ASIC / VLSI 
סוג/היקף המשרה: משרה מלאה 
you will collaborate closely with design and Verification engineers in active projects, creating architecture definitions with rtl coding, and running block level simulations.as a design & power methodology team manager within the server chip design team, you will be responsible of managing and leading design and power methodologies from ip to SOC, pre and post silicon. you will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.you will work closely with cad vendors and internal teams to develop lead design and power methodology and execution.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
manage a team of tech leads and designers. develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
lead flow and methodology development and assimilation across multiple groups. work closely with cad tool providers as well as internal cad teams.
plan, execute, track progress, assure quality, and report status.
work closely with internal customers and support multiple activities and deliverables.
drive design methodologies such as design construction, cdc, rdc, sdc. drive power at: ip and SOC rtl/gate level optimization, estimation, correlation.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in rtl design cycle ip and SOC.
8 years of experience in team management.
experience with design methodologies, structural checks, and power estimation/optimization.
preferred qualifications:
experience with synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with a scripting language like Python or PERL.
experience with design for TEST and its impact on design and physical design.
knowledge of ip and SOC architecture.
knowledge of physical design techniques: sdc, synthesis, emir, etc.
This position is open to all candidates.
SOC design verification technical lead, google cloud
Thu, 26 Mar 2026 13:01:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חומרה, חומרה - וריפיקציה, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
google system infrastructure builds the cloud for google services and for google cloud customers, by solving business TEST of performance and cost, utilizing hardware, software, and system solutions.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving team behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
plan the verification strategy, identify the platform to validate reasoning components.
define the TEST plan and strategy with stakeholders, including sign-off and exit criteria.
plan and execute the verification of internet protocols (ips) using dynamic verification and formal verification.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, Computer Science, or equivalent practical experience.
10 years of experience in managing design verification (dv) team.
experience with verifying units using formal and design verification methodologies.
experience in verification methodologies, tools, and techniques.
experience in leading technical teams and building cross-functional relationships.
preferred qualifications:
master's degree or phd in electrical engineering or Computer Science.
4 years of experience in managing design verification (dv) team.
experience in working with one or more formal verification tools (e.g., jaspergold, vc formal, questa formal, 360-dv).
experience with verification techniques, and full verification life-cycle.
experience in leading teams and delivering projects.
excellent communication skills, with the ability to present technical concepts to audiences.
This position is open to all candidates.
software engineer iii, cloud security
Thu, 26 Mar 2026 13:01:00 GMT
מיקום המשרה: תל אביב יפו, רמת גן 
תחומי המשרה: תוכנה, מהנדס מחשבים, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
our software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to our needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.
the team owns the fundamental architecture and shared services that underpin the entire chronicle security operations, automation, and response (soar) product. our focus is on the "how" of the product, ensuring that every case, investigation, and automated response flow executes on a high-performing engine.our cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage our cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to our cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities
write product or system development code.
lead the design and implementation of scalable backend services that support chronicle soars high-concurrency investigation and agentic response flows.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
build and optimize internal tools and ci/cd pipelines to streamline resource orchestration and empower feature teams to deploy with confidence.
drive the adoption of enterprise-grade patterns, ensuring that new features adhere to standards for modularity, performance, and security across the microservices ecosystem.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
2 years of experience with software development or 1 year of experience with an advanced degree in an industry setting.
2 years of experience with developing large-scale infrastructure, distributed systems or networks, or experience with compute technologies, Storage or hardware architecture.
preferred qualifications:
master's degree or phd in Computer Science or related technical fields.
3 years of experience with software development in go, Python or C # programming languages, or 2 year of experience with an advanced degree.
2 years of experience with data structures and algorithm.
experience developing accessible technologies.
This position is open to all candidates.
staff design engineer, networking, cloud
Thu, 26 Mar 2026 13:01:00 GMT
מיקום המשרה: חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will be part of a team developing application-specific integrated circuits (asics) used to accelerate networking in data centers. you will have multiple responsibilities in areas such as project definition, design, and implementation. you will participate in the design, architecture, documentation, and implementation of the next generation of data center accelerators.you will also be responsible for performance analysis for a networking stack using your knowledge.the ml, systems, & cloud ai (msca) organization at our company designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our company services (search, youtube, etc.) and our company cloud. our end users, cloud customers and the billions of people who use our company services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including our company clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
lead an asic subsystem.
understand how it interacts with software and other asic subsystems to implement data center networks.
define hardware/software interfaces. write micro architecture and design specifications.
define efficient micro-architecture and block partitioning/interfaces and flows.
collaborate closely with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience architecting networking asics from specification to production.
experience developing register-transfer level (rtl) for asic subsystems.
experience with cross-functional engagement in micro-architecture, design, verification, logic synthesis, and timing closure.
preferred qualifications:
experience working with software teams optimizing the hardware/software interface.
experience working with design networking like: remote direct memory access (rdma) or packet processing and system design principles for low latency, high throughput, security, and reliability.
experience architecting networking switches, end points, and hardware offloads.
experience in transmission control protocol (tcp), ip, ethernet, peripheral component interconnect express (pcie) and dynamic random access memory (dram) including network on chip ( NOC ) principles and protocols (e.g., axi, ace, and chi).
understanding of packet classification, processing, queuing, scheduling, switching, traffic conditioning, and telemetry.
proficiency in procedural programming language (e.g., C ++, Python, go).
This position is open to all candidates.
cpu cad Front-End engineer, cloud
Thu, 26 Mar 2026 12:59:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מתכנת Frontend 
סוג/היקף המשרה: משרה מלאה 
about the job
our company's custom-designed machines make up one of the largest and most powerful computing infrastructures in the world. the hardware testing engineering team ensures that this cutting-edge equipment is reliable. in the r&d lab, you design TEST equipment for prototypes of our machinery and develop the protocols used to scale these tests for the entire global team. working closely with design engineers, you give input on designs to improve our hardware until you're sure it meets our company's standards of quality and reliability.
the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
design, develop, and maintain cad tools and scripts to automate and streamline design tasks, verification processes, and data analysis.
administer and optimize the Front-End compute environment, ensuring reliability, performance, and scalability.
provide Technical Support and training to design and verification teams on the use of cad tools, scripts, and the compute environment.
identify opportunities to enhance Front-End development workflows, implement improvements, and document best practices.
work closely with design, verification, and cad teams to understand their needs, gather requirements, and deliver effective solutions.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
3 years of experience in coding or scripting languages (e.g., Python, tcl).
experience with Front-End design, verification, integration teams on tools development, maintenance, or support.
preferred qualifications:
experience in cpu or SOC design, debug, and verification flows.
experience working with rtl teams and design integration methodologies that improve team productivity and velocity.
experience with delivering chip design infrastructure or methodology including multi-hdl model builds and ci/cd systems.
This position is open to all candidates.
SOC performance engineer, cloud
Thu, 26 Mar 2026 12:58:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, אבטחת מידע וסייבר, מהנדס מחשבים, הנדסה, מהנדס מחשבים, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ml, systems, & cloud ai (msca) organization at our designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all our services (search, youtube, etc.) and our cloud. our end users are , cloud customers and the billions of people who use our services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including our clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
utilize performance and power models from the architecture team, as well as lab measurements, to validate and tune performance against established goals.
design and build tests to verify that the SOC design meets those goals.
develop and implement advanced technologies for running benchmark representations on pre-silicon environments.
analyze complex problems, identify core design weaknesses, and drive the resolution of performance issues in both pre- and post-silicon environments.
develop performance measurement frameworks, including key performance indicators (kpis), to produce regular reports and dashboards that support stakeholder decision-making.
Requirements:
minimum qualifications:
bachelor's degree in Computer Science, computer engineering, or electrical engineering, or equivalent experience.
8 years of experience in SOC or central processing unit (cpu) performance and power modeling, analysis, and debugging.
experience with computer architecture, focusing in the areas like interconnects, traffic quality of service (qos), distributed caches, and i/o flows.
experience in programming languages such as C, C ++, or similar.
experience in identifying, troubleshooting, and solving performance problems.
preferred qualifications:
experience with hardware description languages like verilog or systemverilog.
experience in one or more functional areas, such as coherent fabrics (e.g., amba chi/axi), memory controllers (e.g., lpddr5, ddr5), or i/o controllers (e.g., pcie, cxl).
experience in productizing features that enhance the performance or power characteristics of a design.
experience in building fast, accurate SOC /cpu performance models in C ++.
experience in pre-silicon and post-silicon analysis and debugging.
This position is open to all candidates.
power and signal integrity engineer
Thu, 26 Mar 2026 12:58:00 GMT
מיקום המשרה: חיפה 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מדעים מדוייקים, מהנדס מכונות, הנדסה, מהנדס חומרים, מהנדס חשמל, מהנדס מכונות, מהנדס חומרים, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה 
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our mission is to organize the world's information and make it universally accessible and useful. our team combines the best of ai, software, and hardware to create radically helpful experiences. we research, design, and develop new technologies and hardware to make computing faster, seamless, and more powerful. we aim to make people's lives better through technology.as a power and signal integrity engineer, you will be responsible for the design and characterization of signal and power integrity of our ic designs. you will design the external electrical interfaces of the device, from their signal/power-integrity and electrical usage perspectives.you'll set up methodologies, perform simulations, silicon characterization and correlations to ensure our ic designs meet systems design budgets and achieve the highest performance. you will work with systems architects, asic design, systems engineers, and partner cross-functionally with teams and external vendors/partners.the ml, systems, & cloud ai (msca) organization at designs, implements, and manages the hardware, software, Machine Learning, and systems infrastructure for all services (search, youtube, etc.) and cloud. our end users are, cloud customers and the billions of people who use services around the world. we prioritize security, efficiency, and reliability across everything we do - from developing our latest tpus to running a global network, while driving towards shaping the future of hyperscale computing. our global impact spans software and hardware, including clouds vertex ai, the leading ai platform for bringing gemini models to enterprise customers.
responsibilities
design and optimize power distribution networks (pdn) across chip, package, and board levels. this includes managing power/ground planes, decoupling capacitors, and power gating strategies.
conduct both pre-layout and post-layout power integrity simulations to analyze power and ground noise (ssn/sso), voltage drops (ir drop), and electromagnetic interference (emi).
implement and verify low-power design methodologies, such as multi-voltage designs and clock gating, using power intent formats like upf/cpf.
generate precise electrical models (e.g., s-parameters, spice models) for components such as packages, pcbs, and connectors for use in simulations.
execute lab measurements utilizing TEST equipment like oscilloscopes, vector network analyzers (vna), time domain reflectometers (tdr), spectrum analyzers to validate simulation outcomes and debug signal and power-related issues on silicon prototypes and boards.
Requirements:
bachelor's degree in mechanical, electrical engineering, material science, or equivalent practical experience.
5 years of experience in signal or power integrity or hardware design.
preferred qualifications:
experience with industry-standard electronic design automation (eda) tools for simulation and layout (e.g., cadence sigrity/allegro, ansys hfss/powerdc/q3d, keysight ads, synopsys hspice).
proficiency in scripting languages such as Python, PERL, or tcl for flow automation and data analysis.
familiarity with high-speed testing equipment like vnas, tdrs, and oscilloscopes for measurement and validation.
knowledge of circuit analysis, electromagnetics, and transmission line theory.
This position is open to all candidates.
customer engineering manager, security, cloud
Thu, 26 Mar 2026 12:56:00 GMT
מיקום המשרה: רמת גן 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה 
סוג/היקף המשרה: משרה מלאה 
about the job
the company cloud platform team helps customers transform and build what's next for their business - all with technology built in the cloud. our products are developed for security, reliability and scalability, running the Full Stack from infrastructure to applications to devices and hardware. our teams are dedicated to helping our customers - developers, small and large businesses, educational institutions and government agencies - see the benefits of our technology come to life. as part of an entrepreneurial team in this rapidly growing business, you will play a key role in understanding the needs of our customers and help shape the future of businesses of all sizes use technology to connect with customers, employees and partners.
as a customer engineering (ce) manager, you will lead and deploy a team of subject matter experts responsible for working alongside our customers to provide trusted technical and solution advice to accelerate workload migration and remove technical blockers. you will foster a culture of technical ownership and understand the mechanics of architecture, delivery, and consumption across the company cloud portfolio. our company cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage our company's cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to our company cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities
lead a high-impact team of technical architects who serve as the frontline defenders of customer trust. recruit, coach, inspire your team.
demonstrate how our company's security including ai-powered threat detection solves the most daunting cyber challenges. cultivate a group of trusted advisors who move customers from a state of reactive fear to proactive resilience.
collaborate with sales leadership to hit business goals, remove technical blockers.
act as a critical feedback channel, translating boots-on-the-ground customer challenges into actionable insights for our companys product and engineering teams.
serve as the technical our company cloud security during high-stakes negotiations and architectural reviews with cisos and chief technology officers (ctos).
Requirements:
minimum qualifications:
bachelor's degree or equivalent practical experience.
10 years of experience with cloud native architecture in a customer-facing or support role.
experience with leadership (e.g., people management, team lead, mentorship, coaching).
experience with cloud engineering, on-premise engineering, virtualization, or containerization platforms.
experience with technical conversations, demos, prototyping, or workshops with customers.
preferred qualifications:
5 years of experience leading pre-sales or technical consulting teams, with a track record of hitting regional business goals and coaching talent.
experience working with sales and sales operations.
experience collaborating with product management to influence roadmaps based on field feedback.
knowledge of secops ( SIEM /security orchestration, automation and response (soar)), threat intelligence, cloud security and mandiant consulting services.
knowledge of ai-driven defense (gemini), agentic SOC.
ability to translate technical vulnerabilities into business risk for cisos and ctos.
This position is open to all candidates.
senior SOC and ip design engineer, cloud
Thu, 26 Mar 2026 12:54:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, אבטחת מידע וסייבר, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
define the block-level design document (e.g., interface protocol, block diagram, transaction flow, pipeline, etc.).
perform register-transfer level (rtl) coding (coding and debug in verilog, systemverilog), function/performance simulation debug, and lint/cdc/fv/upf checks.
participate in synthesis, timing/power closure activities.
participate in TEST plan and coverage analysis of the block and SOC -level verification.
communicate and work with multi-disciplined and multi-site teams.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, rtl design concepts, and languages, such as verilog or systemverilog.
experience with logic synthesis techniques to optimize rtl code, performance and power, as well as low-power design techniques.
experience with design sign-off and quality tools (e.g., lint, cdc, etc.).
experience with SOC or ip architecture.
preferred qualifications:
master's degree or phd in electrical engineering, computer engineering, Computer Science, or a related field.
knowledge of high-performance and low-power design techniques, assertion-based formal verification, field-programmable gate array (fpga) and emulation platforms, and SOC architecture.
knowledge in one of the following areas such as double data rate (ddr)/low power double data rate (lpddr), high-bandwidth memory (hbm).
excellent problem-solving and debugging skills.
This position is open to all candidates.
design team manager, servers, google cloud
Thu, 26 Mar 2026 12:54:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, ניהול - חשמל / אלקטרוניקה 
סוג/היקף המשרה: משרה מלאה 
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
as a design team manager within the server chip design team, you will use your asic design experience to be part of a team that creates the SOC vlsi design cycle from start to finish. you will collaborate closely with design and Verification engineers in active projects, creating architecture definitions with rtl coding, and running block level simulations.in this role, you will oversee the intellectual property (ip) and SOC vlsi design cycle from architecture to production. you will own and manage ip, subsystems and SOC development, leading a group of designers and design tech leads. you will be responsible for mentoring and developing team members and tech leads, driving improvements in leadership, technical execution, and design flows.the ai and infrastructure team is redefining whats possible. we empower our customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include , cloud customers, and billions of our users worldwide. we're the driving team behind our groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our cloud, global networking, data center operations, systems research, and much more.
responsibilities
manage a team of tech leads and designers. develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
lead design activities at ips, subsystems, and system -on-chips (socs).
plan, execute, track progress, assure quality, and report status of the assigned activity.
work closely with internal customers and support multiple activities and deliverables.
assure and manage deliverables quality at all rtl design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in rtl design cycle from ip to SOC, from specification to production.
8 years of experience in execution teams management.
experience in the following areas: rtl design, design quality checks, physical design aspects of rtl coding, and power.
preferred qualifications:
experience with synthesis techniques to optimize register-transfer level (rtl) code, performance and power as well as low-power design techniques.
experience with a scripting language like Python or PERL.
experience with design for TEST and its impact on design and physical design.
knowledge of one of the following areas: pcie, ucie, ddr, axi, chi, fabrics, arm processors family.
knowledge of SOC architecture and assertion-based formal verification.
knowledge of high performance and low power design techniques.
This position is open to all candidates.
design engineer, google cloud, networking
Thu, 26 Mar 2026 12:54:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, מחשבים ורשתות, תמיכה טכנית - מחשבים ורשתות, הנדסה, מהנדס מחשבים, מתכנת ++C 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
lead an asic subsystem and understand how it interacts with software and other asic subsystems to implement groundbreaking data center networks.
define high-performance hardware/software interfaces. write micro architecture and design specifications.
define efficient micro-architecture and block partitioning/interfaces and flows.
implement designs in systemverilog.
collaborate with software, verification, and physical design stakeholders to ensure the designs are complete and correct.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking asics from specification to production.
experience developing rtl for asic subsystems.
experience in micro-architecture, design, verification, logic synthesis, and timing closure.
preferred qualifications:
experience architecting networking switches, end points, and hardware offloads.
experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, high throughput, security, and reliability.
experience working with software teams optimizing the hardware/software interface.
experience in tcp, ip, ethernet, pcie, dram, network on chip ( NOC ) principles and protocols.
experience in a procedural programming language (e.g., C ++, Python, go).
understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
senior silicon dft lead
Thu, 26 Mar 2026 12:53:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
as the design for TEST (dft) engineer lead, you will play a crucial role in dft architecture and dft design, and support devices to production. you will be responsible for providing technical leadership in dft, developing flows, automation, and methodology, planning dft activities, tracking the dft quality throughout the project life-cycle, and providing sign-off dft to tapeout.the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
lead and execute dft activities in the design, implementation, and verification solutions for application-specific integrated circuits (asic).
develop dft strategy and architecture, including hierarchical dft, memory built-in self TEST (mbist), and automatic TEST pattern generation (atpg).
work with other engineering teams (e.g., design, verification, physical design) to ensure that dft requirements are met and mutual dependencies are managed.
manage a dft team planning, deliverables, and provide technical mentoring and guidance.
lead dft execution of a silicon project, planning, execution, tracking, quality, and signoff.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, or a related field, or equivalent practical experience.
8 years of experience in design for TEST from dft architecture to post silicon production support.
4 years of experience with people management.
experience with dft design and verification for multiple projects, dft specification, definition, architecture, and insertion.
experience with dft techniques and common industry tools, dft and physical design flows, and dft verification flow.
experience in leading dft activities throughout the whole asic development flow.
preferred qualifications:
master's degree in electrical engineering or a related field.
experience in post-silicon debug, TEST or product engineering.
experience in jtag and ijtag protocols and architectures.
experience in SOC cycles, silicon bring-up, and silicon debug activities.
knowledge of fault modeling techniques.
This position is open to all candidates.
design Verification engineer, networking, google cloud
Thu, 26 Mar 2026 12:51:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חומרה, חומרה - וריפיקציה, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, system testing, and verification closure. you will verify digital designs, collaborate with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. you will manage the full lifecycle of verification which can range from verification planning, TEST execution, or collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog or formally verify designs with strategic value add (sva) and industry-leading formal tools.
identify and write all types of coverage measures for stimulus and corner cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (rdma) or packet processing and system design principles for low latency, throughput, security, and reliability.
experience creating and using verification components and environments in standard verification methodology.
preferred qualifications:
2 years of experience working with design networking.
experience in verifying digital systems using standard internet protocol (ip) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
experience in transmission control protocol (tcp), ip, ethernet, pcie, and dynamic random-access memory (dram), network on chip ( NOC ) principles and protocols.
experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance TEST plans.
experience with verification techniques and the full verification lifecycle.
experience with performance verification of asics and asic components.
This position is open to all candidates.
software engineer iii, Full Stack, chronicle
Thu, 26 Mar 2026 12:50:00 GMT
מיקום המשרה: רמת גן 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מתכנת JAVA, מתכנת Python, מתכנת Full Stack 
סוג/היקף המשרה: משרה מלאה 
our software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities:
write product or system development code.
participate in or lead design reviews with peers and stakeholders to decide among available technologies.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
contribute to existing documentation or educational content and adapt content based on product/program updates and user feedback.
triage product or system issues and debug, track, and resolve them by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
Requirements:
bachelors degree or equivalent practical experience.
2 years of experience with software development in one or more programming languages, or 1 year of experience with an advanced degree.
2 years of experience with Full Stack development, across back-end such as JAVA, Python, golang, or C ++ codebases, and Front-End experience including JavaScript or typescript, HTML, css or equivalent.
preferred qualifications:
master's degree or phd in Computer Science or related technical fields.
2 years of experience with data structures and algorithms.
experience developing accessible technologies.
This position is open to all candidates.
senior SOC design Verification engineer, cloud
Thu, 26 Mar 2026 12:49:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: אבטחת מידע וסייבר, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
about the job
be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. you'll contribute to the innovation behind products loved by millions worldwide. your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
in this role, you will work as part of a research and development team. you will build verification components, constrained-random testing, system testing, and drive verification closure. you will verify digital designs, collaborate closely with design and Verification engineers on projects, and perform direct verification. you will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. you will manage the full life-cycle of verification, which can range from verification planning, TEST execution, to collecting and closing coverage.the ai and infrastructure team is redefining whats possible. we empower our company customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers, our company cloud customers, and billions of our company users worldwide. we're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for our company cloud, our company global networking, data center operations, systems research, and much more.
responsibilities
plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog and uvm, or formally verify designs with sva and industry leading formal tools.
identify and write all types of coverage measures for corner-cases.
debug tests with design engineers to deliver functionally correct design blocks.
close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
experience verifying digital logic at rtl level using systemverilog or Specman /e for fpgas or asics.
preferred qualifications:
master's degree or phd in electrical engineering, or a related field.
3 years of experience with creating and using verification components and environments in standard verification methodology.
experience with verification techniques, and the full verification life cycle.
experience with performance verification of asics and asic components.
experience with application-specific integrated circuit (asic) standard interfaces and memory system architecture.
experience in four or more system on a chip ( SOC ) cycles.
This position is open to all candidates.
technologist and foundry engineer
Thu, 26 Mar 2026 12:49:00 GMT
מיקום המשרה: חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
as a Hardware Engineer, you design and build the systems that are the heart of the world's largest and most powerful computing infrastructure. you develop from the lowest levels of circuit design to large system design and see those systems all the way through to high volume manufacturing. your work has the potential to shape the machinery that goes into our cutting-edge data centers affecting millions of google users.
as a cmos technologist and foundry engineer, you'll be part of the growing chip design team. in this role, you'll be responsible for driving cmos (complementary metal oxide semiconductor) foundry partners, intellectual property (ip), and chip design and implementation teams to perform cmos transistor scaling and power/performance analysis (ppa), and producing technology roadmap benchmarks. you will also be involved in interfacing and driving our design ip partners.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
engage with cmos foundry partners, manage foundry design kits and design library collaterals, and work with our design teams to perform ppa simulations on benchmark circuits.
work with fab partners on device and circuit level TEST structures, TEST chips, and characterization and correlation of silicon data. you will use the results of this work to influence design optimizations.
work with ip partners, design, and physical design teams to design advanced cmos.
work with chip implementation and physical design teams on micro-architecture tradeoffs, support design tool flow bring-up, and address all physical implementation details leading to product tapeout.
work with our commercial and product teams on foundry and ip vendor management, track technology roadmaps, and determine appropriate technology and ip integration strategies.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, related field or equivalent practical experience.
8 years of experience in foundry design kits bring-up, spice simulations, signal/power analysis with advanced cmos finfet nodes.
experience in semiconductor/device engineering, process development, or electrical characterization of device/circuits.
preferred qualifications:
master's degree or phd in electrical engineering or physics with an emphasis on semiconductor materials or device physics.
experience in SOC chip physical implementation.
understanding of analog and digital circuits such as plls, high speed io, cache and standard cell libraries in advanced cmos finfet nodes.
This position is open to all candidates.
cpu design Verification engineer, phd university graduate, 2025 start
Thu, 26 Mar 2026 12:46:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: חומרה, חומרה - וריפיקציה, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
as a cpu design Verification engineer, you will work as part of a research and development team building verification components, constrained-random testing, system testing, and verification closure.
as part of our server chip design team, you will verify complex digital designs. you will collaborate with design and Verification engineers in active projects and perform verification. you will be responsible for the full lifecycle of verification which can range from verification planning, TEST execution, or collecting and closing coverage.behind everything our users see online is the architecture built by the technical infrastructure team to keep it running. from developing and maintaining our data centers to building the next generation of google platforms, we make product portfolio possible. we're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. we keep our networks up and running, ensuring our users have the best and fastest experience possible.
responsibilities
plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
create and enhance constrained-random verification environments using systemverilog or formally verify designs with systemverilog assertions (sva) and industry leading formal tools.
identify and write all types of coverage measures for stimulus and corner-cases.
debug tests with design engineers to deliver functionally correct design blocks.
apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
experience creating and using verification components and environments in standard verification methodology.
experience verifying digital logic at register transfer level (rtl) level using systemverilog or Specman /e for field programmable gate arrays or asics.
preferred qualifications:
masters degree in electrical engineering or Computer Science.
experience with universal verification methodology (uvm), systemverilog, or other scripting languages (e.g., Python, PERL, shell, bash, etc.).
experience with cpu implementation, assembly language, or compute socs.
This position is open to all candidates.
design technology co-optimization engineer
Thu, 26 Mar 2026 12:40:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים, ASIC / VLSI 
סוג/היקף המשרה: משרה מלאה 
about the job
in this role, youll work to shape the future of ai/ml hardware acceleration. you will have an opportunity to drive cutting-edge tpu (tensor processing unit) technology that powers google's most demanding ai/ml applications. youll be part of a team that pushes boundaries, developing custom silicon solutions that power the future of google's tpu. you'll contribute to the innovation behind products loved by millions worldwide, and leverage your design and verification expertise to verify complex digital designs, with a specific focus on tpu architecture and its integration within ai/ml-driven systems.
as a design technology co-optimization (dtco) engineer, you will bridge the gap between process technology and product architecture to define the next generation of datacenter-class silicon. you will be responsible for extracting maximum process entitlement by evaluating advanced logic nodes and emerging transistor architectures.in this role, you will conduct place and route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. you will collaborate with foundry, ip, and architecture teams to identify power, performance, and area (ppa) bottlenecks and drive system technology co-optimization (stco) initiatives.your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify ppa gains. by navigating the trade-offs between process complexity and design performance, you will ensure googles hardware achieves efficiency and power density.the ai and infrastructure team is redefining whats possible. we empower google customers with breakthrough capabilities and insights by delivering ai and infrastructure at unparalleled scale, efficiency, reliability and velocity. our customers include googlers, google cloud customers, and billions of google users worldwide. we're the driving force behind google's groundbreaking innovations, empowering the development of our cutting-edge ai models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. from software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our tpus, vertex ai for google cloud, google global networking, data center operations, systems research, and much more.
responsibilities
execute high-fidelity place and route experiments to evaluate the ppa impact of advanced process features, library architectures, and design rule variations on datacenter-class ip.
drive design technology co-optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track he
דרישות:
minimum qualifications:
bachelor's degree in electrical engineering, computer engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in physical design (rtl-to-gds) or technology development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
experience with industry-standard place and route (p&r) tools and static timing analysis (sta) tools.
experience in cmos device physics, finfet/nanosheet architectures, and the impact of layout parasitics on ppa.
experience in scripting and automation using tcl and Python (or PERL ) to manage design sweeps and data extraction.
preferred qualifications:
master's degree or phd in electrical engineering, computer engineering or Computer Science, with an emphasis on computer architecture.
experience in design technology co-optimization (dtco), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
experience working with major foundry technology files (pdks) and interpreting design rule manuals (drm) to guide physical im המשרה מיועדת לנשים ולגברים כאחד.
software engineer iii, filestore control plane
Thu, 26 Mar 2026 12:40:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה 
סוג/היקף המשרה: משרה מלאה 
about the job
our company's software engineers develop the next-generation technologies that change how billions of users connect, explore, and interact with information and one another. our products need to handle information at massive scale, and extend well beyond web search. we're looking for engineers who bring fresh ideas from all areas, including information retrieval, distributed computing, large-scale system design, networking and data Storage, security, artificial intelligence, Natural Language Processing, UI design and mobile; the list goes on and is growing every day. as a software engineer, you will work on a specific project critical to our companys needs with opportunities to switch teams and projects as you and our fast-paced business grow and evolve. we need our engineers to be versatile, display leadership qualities and be enthusiastic to take on new problems across the Full-Stack as we continue to push technology forward.
in this role, you will manage project priorities, deadlines, and deliverables. you will design, develop, TEST, deploy, maintain, and enhance software solutions. filestore provides a fully managed network file system (nfs) service for enterprise cloud users who need file Storage to replace their on-premise hardware when they move to the cloud. our company cloud accelerates every organizations ability to digitally transform its business and industry. we deliver enterprise-grade solutions that leverage our companys cutting-edge technology, and tools that help developers build more sustainably. customers in more than 200 countries and territories turn to our company cloud as their trusted partner to enable growth and solve their most critical business problems.
responsibilities
write product or system development code.
participate in, or lead, design reviews with peers and stakeholders to decide amongst available technologies.
review code developed by other developers and provide feedback to ensure best practices (e.g., style guidelines, checking code in, accuracy, testability, and efficiency).
build scalable, reliable, and high-quality features that enrich filestore's offering to customers.
triage product or system issues and debug/track/resolve by analyzing the sources of issues and the impact on hardware, network, or service operations and quality.
Requirements:
minimum qualifications:
bachelors degree or equivalent practical experience.
2 years of experience with software development in one or more programming languages, or 1 year of experience with an advanced degree.
2 years of experience across the back end such as JAVA, Python, golang, C, or C ++ codebases.
preferred qualifications:
master's degree or phd in Computer Science or related technical fields.
2 years of experience with data structures and algorithms.
experience developing distributed systems and accessible technologies.
This position is open to all candidates.
עמוד הבא ››

אינדקס משרות

חיפוש עבודה אבטחה, שמירה וביטחון חיפוש עבודה אבטחת איכות QA חיפוש עבודה אבטחת מידע חיפוש עבודה אדמיניסטרציה חיפוש עבודה אומנות, בידור ומדיה חיפוש עבודה אופטיקה חיפוש עבודה אופנה וטקסטיל חיפוש עבודה אחזקה וניקיון חיפוש עבודה אינטרנט חיפוש עבודה אלקטרוניקה וחשמל חיפוש עבודה ביוטכנולוגיה חיפוש עבודה ביטוח חיפוש עבודה בניין, בינוי ותשתיות חיפוש עבודה הוראה, חינוך והדרכה חיפוש עבודה הנדסה חיפוש עבודה התנדבות חיפוש עבודה חומרה חיפוש עבודה טלקום חיפוש עבודה יבוא יצוא חיפוש עבודה יופי, טיפוח וספא חיפוש עבודה יזמות חיפוש עבודה ייצור ותעשיה חיפוש עבודה כספים וכלכלה חיפוש עבודה לוגיסטיקה ומחסנאות חיפוש עבודה ללא ניסיון חיפוש עבודה מדעי החברה חיפוש עבודה מדעי החיים, טבע וחקלאות חיפוש עבודה מדעים מדוייקים חיפוש עבודה מזון, מסעדנות ואירועים חיפוש עבודה מחשבים ורשתות חיפוש עבודה מכירות חיפוש עבודה מערכות מידע חיפוש עבודה משאבי אנוש חיפוש עבודה משפטים חיפוש עבודה נדל"ן חיפוש עבודה נהגים שליחים והפצה חיפוש עבודה ניהול בכיר חיפוש עבודה ניתוח מערכות חיפוש עבודה סטודנטים חיפוש עבודה ספורט חיפוש עבודה עבודה בחו"ל חיפוש עבודה עיצוב חיפוש עבודה עריכה, תוכן וספרות חיפוש עבודה פרסום שיווק ויחסי ציבור חיפוש עבודה קמעונאות חיפוש עבודה רכב ומכונאות חיפוש עבודה רפואה ופארמה חיפוש עבודה רפואה משלימה חיפוש עבודה שירות לקוחות חיפוש עבודה תוכנה חיפוש עבודה תיירות ומלונאות חיפוש עבודה תעופה ואווירונאוטיקה