|
לבורנט /ית -למפעל רותם אמפרט Sun, 01 Mar 2026 15:55:00 GMT
מיקום המשרה:
ירוחם, דימונה, באר שבע, ערד
תחומי המשרה:
רפואה ופארמה, מדעים מדוייקים, לבורנט, הנדסאי / טכנאי כימיה, ביוטכנולוגיה, לבורנט / מנהל מעבדה, לבורנט / מנהל מעבדה - רפואה ופארמה
סוג/היקף המשרה:
משרה מלאה, ללא ניסיון
ביצוע בדיקות אנליטיות, אפיון וניתוב חומרים, בחינת תגובה בין חומרים, בדיקת מחמצנים.
הכנסת תוצאות למחשב ורישום במחברת מעקב. עבודה במשמרות הכוללות סופ"ש וחגים המשרה מיועדת לנשים וגברים כאחד. דרישות: הנדסאי/ת כימיה-חובה ניסיון במעבדה -יתרון המשרה מיועדת לנשים ולגברים כאחד. |
|
Global Operational Excellence - Industrial Engineer Sun, 01 Mar 2026 15:45:00 GMT
מיקום המשרה:
מגדל העמק
תחומי המשרה:
רכש ולוגיסטיקה, מדעים מדוייקים, הנדסה, מהנדס חומרים, מהנדס כימיה, מהנדס תעשיה וניהול, מהנדס כימיה, מהנדס חומרים, מהנדס תעשייה וניהול
סוג/היקף המשרה:
משרה מלאה
Operational Excellence IE is taking part in leading the company global IE activities.
Operational Excellence IE is working closely with Global IE directors forum to drive manufacturing to excellence, efficiency and effectiveness through best known methods and systems. Identifies bottlenecks in every Fab and drive OEE improvements, to improve productivity, cycle time and on-time delivery to customers. Initiates, Manages & leads IE projects - for both local & global goals and for achieving all Fabs KPIs. Establishing standardized methodologies & analytical models in planning, KPI and WIP management areas. Requirements: B.Sc. Industrial Engineering/Chemical engineering/ Material Engineering. Master's degree preferred Industrial engineering experience: Extensive experience in Semiconductors environment Wide experience in manufacturing and operations management techniques required Ability to communicate with external and internal multi-cultural stakeholders High analytical skills and data driven Strong understanding of statistics, data analysis and problem-solving methodologies Ability to attend to details while keeping big picture in mind Experience in optimization, tool modeling and performance metrics preferred This position is open to all candidates. |
|
מהנדס.ת איכות Sun, 01 Mar 2026 15:40:00 GMT
מיקום המשרה:
רמת השרון
תחומי המשרה:
מדעים מדוייקים, כימאי, הנדסה, מהנדס חומרים, מהנדס כימיה, מהנדס כימיה, מהנדס חומרים
סוג/היקף המשרה:
משרה מלאה
לאתר החברה ברמת השרון דרוש.ה מהנדס.ת איכות
תיאור התפקיד: הכנת תוכניות איכות ללקוחות תוך הקפדה על תקני איכות ונוהלי הבטיחות הגדרת תחנות לביצוע אימות איכות בתהליך ביצוע והובלת סקרי סיכונים תפעוליים כגון PFMEA הכנה ותחזוקת נוהלי והוראות האיכות על פי תקנים לאומיים ובינלאומיים כגון: AS9100, ISO 9001 ביצוע חקרים וטיפול בתלונות לקוח עד סגירת כל הפעולות המתקנות המוגדרות מעקב אחר ביצוע פעולות מתקנות/ מונעות הנובעות מתוכנית מבדקים השנתית, סקרי הנהלה, חקרי תקלה ועוד השתתפות בהכנת המפעל לקראת מבדקי איכות של לקוחות בארץ ומחו"ל הכנה והשתתפות במבדקים פנימיים חתירה לשיפור והתייעלות מתמידים השתתפות בוועדות איכות שונות ביצוע סקרי הנהלה ניתוח נתונים בהתאם ליעדים ולמדדי האיכות בחטיבה דרישות: מהנדס.ת כימיה/ חומרים הסמכה ל CQE/ מהנדס איכות מוסמך יתרון ניסיון מעשי בתחום האיכות בארגון של לפחות שנתיים ידע בתקנים לאומיים ובינלאומיים לדוגמא ISO 9001, AS 9100, עברית ואנגלית ברמה טובה מאד ניסיון בעבודה עם לקוחות פנימיים וחיצוניים בארץ ובחו"ל יכולת עבודה בצוות ותקשורת בינאישית גבוהה יכולת עבודה בתנאי לחץ ובתנאים משתנים, תוך ביצוע התאמות ושינויים בהתאם נכונות לעבודה מאומצת בתנאי שטח ומשרד, מעבר לשעות העבודה המקובלות יכולת מנהיגות, תודעת שירות ויכולת הצגה בפני פורום בכיר **רק פניות מתאימות ייענו המשרה מיועדת לנשים ולגברים כאחד. |
|
מהנדס /ת תהליך למפעל גלעון במפעלי ים המלח Sun, 01 Mar 2026 15:35:00 GMT
מיקום המשרה:
ירוחם, מפעלי ים המלח, דימונה, באר שבע, ערד
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס חומרים, מהנדס כימיה, מהנדס תהליך, מהנדס כימיה, מהנדס חומרים
סוג/היקף המשרה:
משרה מלאה
דרוש/ה מהנדס/ת תהליך למפעל גלעון במפעלי ים המלח
מה יהיו תחומי האחריות שלך: אחריות על תהליכי ייצור במתקנים השונים, בדגש על שיפור וייעול מתמיד. אחריות על הבטיחות וביצוע יעדי בטיחות אישיים במפעל. אחריות על ניתוח ושיפור תהליכי ייצור. סיוע בפתרון תקלות. מעקב אחר ביצועי המתקן, פרמטרים תהליכיים, איכות וכמות. ביקורת על פעילות הציוד. ביצוע מאזנים, זיהוי וניתוח בעיות וחריגות בתהליך. תכנון תהליכי והנדסי של פרויקטים תוך שימת דגש על חסכון בתשומות. הדרכת עובדים ועדכון הוראות עבודה. אחריות על הטמעת כלים טכנולוגיים חדשים לשיפור התהליך. בקרה על איכות מוצר. דרישות: בוגר/ת תואר ראשון בהנדסת כימיה/חומרים/ביוטכנולוגיה - חובה. תואר שני בניהול/ הנדסה - יתרון. ניסיון קודם כמהנדס/ת תהליך בתעשייה - יתרון. שליטה מלאה ביישומי מחשב - חובה. יכולת ניתוח אנליטי. המשרה מיועדת לנשים ולגברים כאחד. |
|
דרוש /ה מהנדס /ת מחקר ופיתוח לחברת מכשור רפואי במרכז! Sun, 01 Mar 2026 15:30:00 GMT
מיקום המשרה:
גן יבנה, אשדוד, רחובות, ראשון לציון, תל אביב יפו
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, בוגרי מדעים מדוייקים, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
-השתתפות בפעילויות מעבדה של מחקר ופיתוח, כולל בדיקות חשמליות ואקוסטיות
-תמיכה בתהליכי ייצור במעבדה ובחדר נקי -ביצוע פעילויות V V - תכנון, כתיבת פרוטוקולים והפקת דוחות -עבודה בהתאם לסטנדרטים ונהלי איכות -השתתפות בניסויים פרה-קליניים וקליניים בארץ ובחול -עבודה שוטפת מול ממשקים רב-תחומיים דרישות: -תואר בהנדסה ביו-רפואית. -ניסיון בתעשיית המכשור הרפואי -ניסיון בעבודה עם ציוד מעבדתי ונהלים ניסיוניים -ניסיון בתהליכי תיעוד R D, V V ו- QA -שליטה ב-MATLAB -אנגלית ברמה גבוהה המשרה מיועדת לנשים ולגברים כאחד. |
|
Shift Technician Sun, 01 Mar 2026 15:30:00 GMT
מיקום המשרה:
קרית גת
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס חומרים, מהנדס כימיה, מהנדס בקרה, מהנדס כימיה, מהנדס חומרים
סוג/היקף המשרה:
משרה מלאה, משמרות, מתגייסים למלחמה
משרת מהנדס Shift Technician לחברה בינלאומית בתחום האנרגיה בקריית גת!
במסגרת התפקיד: שליטה, הפעלה ותחזוקה של מגוון מפעלי ייצור בתחום האנרגיה כדי להבטיח עמידה בדרישות הלקוחות של צינורות, ושמירה על תקינות הייצור כדי לעמוד ביעדי התקציב המוסכמים. בתפקיד זה נדרש לעבוד על בסיס משמרות כדי לכסות את הפעולות באתר 24/7. עבודה בשיתוף פעולה עם ה-ROC (Remote Operation Center) בניטור והפעלת מפעל, שיפור ביצועים. לפעול כטכנאי חירום למקרי חירום באתר ומחוצה לו ולסייע למנהל האירועים ביישום תוכניות חירום באתר כנדרש. עבודה שוטפת בתוך חדר בקרה, מעקב אחר מדדים כמו טמפרטורה ולחץ אוויר. הבנה עמוקה בתקנות בטיחות בסביבת מפעל. דרישות: דרישות: בוגר/ת הסמכת מקצוע בתחום ההנדסה כימיה / הנדסת חשמל / הנדסת חומרים. אנגלית ברמה גבוהה מאוד. הבנה אנליטית מעולה. נכונות לעבודה במשמרות 24/7. הבנה בסיסית טובה של חוקי תברואה, בריאות, בטיחות והסביבה התפעולית. ניסיון בצוות ייצור בעבודה על מפעל תהליכי - יתרון מדובר במשרה מלאה, עבודה במשמרות. המשרה מיועדת לנשים ולגברים כאחד. |
|
אלפי משרות פנויות של מומחי בינה מלאכותית - מסלול הקריירה בשיתוף רשות החדשנות Sun, 01 Mar 2026 15:30:00 GMT
מיקום המשרה:
רמת גן
תחומי המשרה:
מדעים מדוייקים, פיזיקאים, מתמטיקאים, סטטיסטיקאים
סוג/היקף המשרה:
משרה מלאה, אקדמאים ללא ניסיון, לדוברי שפות, מתאים גם למגזר הדתי, לדוברי אנגלית
דוח של רשות החדשנות חושף: בישראל חסרים כיום כ-2,500 מומחי בינה מלאכותית בקירוב.
בזמן שהמהפכה הטכנולוגית מעצבת מחדש כל תחום - אנחנו עומדים בפני מחסור חמור בכוח אדם מיומן שידע לפתח, לנתח ולהוביל את השינוי. התעשייה צמאה למומחי AI, לפיתוח הבסיס והמודלים שעליהם נשענת מהפכת ה-AI ופה אתם נכנסים לתמונה. בוגרי תארים מתקדמים*, אנחנו מציעים לכם להיכנס לתחום המרתק ביותר בתעשייה ולפתח את הבינה המלאכותית. חברת Infinity Labs R D, בשיתוף רשות החדשנות, מציעה לכם הכשרה מקיפה שכולה על חשבוננו למתקבלים. בסופה, אנו דואגים לכם למשרת ליבה בעולמות ה-AI בחברות מובילות בתעשייה. בהכשרה שלנו תצללו ל- NLP, data Scientist, Machine Learning ותעבדו בסביבת עבודה שמדמה צוות אורגני בתעשייה. תלמדו לחשוב ולעבוד כמו חוקרי בינה מלאכותית, ותצאו עם יכולות שיאפשרו לכם להוביל חדשנות. כל זאת בשילוב הידע האקדמי שלכם. זה הזמן לקחת את הידע האקדמי שלכם - ולהפוך אותו לכוח מניע בתעשייה. דרישות: -תואר ראשון מאוניברסיטה מוכרת בהנדסה/מדעים (STEM) בממוצע 80+ -פסיכומטרי 700+ -יכולות מתמטיות גבוהות וידע ב: אלגברה לינארית, סטטיסטיקה, הסתברות ואינפי/חדו"א. -מבחני התאמה טכניים + ראיון HR המשרה מיועדת לנשים ולגברים כאחד. |
|
Data Analyst ללא ניסיון! Sun, 01 Mar 2026 15:25:00 GMT
מיקום המשרה:
תל אביב יפו
תחומי המשרה:
תוכנה, כספים וכלכלה, מדעים מדוייקים, מתמטיקאים, בוגרי מנהל עסקים, מנהל פרויקטים כלכליים / פיננסיים, Data Analyst
סוג/היקף המשרה:
משרה מלאה, אקדמאים ללא ניסיון
חולמים להשתלב בעולם הדאטה והאנליטיקה העסקית? אנחנו מחפשים בוגרי/ות תואר מצטיינים עם חשיבה אנליטית חדה, שמכוונים לקריירה בעולם ה- data & BI.
ההכשרה שלנו קצרה, ייחודית, ללא עלות ומסתיימת בהשמה בתפקידים בחברות מובילות. במה תתמקצעו? עבודה עם SQL, Power BI, בינה מלאכותית ואפיון פרויקטים בתחום ה- BI. ניתוח נתונים, יצירת דוחות, הפקת תובנות עסקיות ואוטומציה של תהליכים. בניית בסיס איתן לקריירה מצליחה כולל ניסיון מעשי אמיתי. דרישות: תעודת תואר ראשון בתחום רלוונטי בממוצע ציונים 80+. ציון פסיכומטרי 650 ומעלה. יכולת חשיבה לוגית ואנליטית גבוהה ורקע טכנולוגי בסיסי. אין צורך בניסיון קודם אנו נספק לכם את כל הכלים להצלחה. המשרה מיועדת לנשים ולגברים כאחד. |
|
לקבוצת גליל דרוש /ה מהנדס /ת תהליך למפעל תעשיתי בדרום Sun, 01 Mar 2026 15:25:00 GMT
מיקום המשרה:
דימונה
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס כימיה, מהנדס כימיה
סוג/היקף המשרה:
משרה מלאה
לקבוצת גליל דרוש/ה מהנדס/ת תהליך למפעל תעשיתי בדרום
תחומי אחריות: *אחראי/ת על תהליכי ייצור, תכנון, ייעול ושיפור תהליכים, הובלת פרויקטים הנדסיים *תמיכה בבעיות תכנון וביצוע *אופציה למשרה התחלתית דרישות: *מהנדס/ת כימיה-חובה! *נסיון של שנה-שנתיים בתפקיד דומה-יתרון משמעותי! *משרת בוקר מלאה,זמנית! *נסיון ניהולי-יתרון! המשרה מיועדת לנשים ולגברים כאחד. |
|
סטודנט.ית עובד.ת כללי.ת במינהל בית הספר למחקר- מכון ויצמן למדע Sun, 01 Mar 2026 15:25:00 GMT
מיקום המשרה:
רחובות
תחומי המשרה:
מדעי החיים, טבע וחקלאות, מדעים מדוייקים, סטודנטים במדעים מדוייקים, סטודנטים, סטודנטים - מדעים מדוייקים, סטודנטים - מדעי החיים, סטודנטים במדעי החיים
סוג/היקף המשרה:
משרה מלאה
סיוע בפיתוח עריכה גנטית בקורס עריכת גנות בשיטות קריספר.
פיתוח שיטות לכימות ואפיון רנא קטן לקראת תכניות לימוד בביטוי גנים. עבודה נסיונית בביולוגיה מולקולרית. דרישות: סטודנט.ית בתחום מדעי- יתרון ניסיון בביולוגיה מולקולרית- יתרון זמינות לשלושה ימי עבודה בשבוע- חובה המשרה מיועדת לנשים ולגברים כאחד. |
|
מנהל /ת מעבדה מרחבי /ת לקופת חולים באזור מרכז Sun, 01 Mar 2026 15:15:00 GMT
מיקום המשרה:
ראשון לציון, בת ים, חולון
תחומי המשרה:
רפואה ופארמה, עובדי מעבדה, מדעים מדוייקים, לבורנט, ביוטכנולוגיה, לבורנט / מנהל מעבדה, לבורנט / מנהל מעבדה - רפואה ופארמה, רפואה ופארמה - מנהל/ת מעבדה רפואית
סוג/היקף המשרה:
משרה מלאה
ניהול ישיר של המשאב האנושי בתחום המעבדה במרחב.
אחריות ניהולית על מקצועיות כלל מעבדות השירות ועובדי סקטור המעבדה. עבודה לפי נהלים והנחיות מחוזיות וארציות בהתאם לאסטרטגיית הארגון, הובלת אבטחת האיכות, שמירה והטמעה על כללי ISO 9001. תכנון ניהול בקרת עומסים ותקציב במעבדות המרחב הטמעת תפיסת השירות תוך ביצוע תצפיות ומעקב סקרי מטופלים נטילת דגימות, קליטה וטיפול בדגימות מעבדה במגוון תחומים. שעות עבודה- 7:00-15:00 דרישות: תואר ראשון לפחות בתחום רלוונטי. תואר במדעי המעבדה הרפואית, מדעי החיים, מדעי הטבע, כימיה - יהווה יתרון. ניסיון בעבודה במעבדה רפואית/ מעבדת שירות - 3 שנים לפחות ראייה רחבה, יוזמה ויכולת הובלת תהליכים ורתימת הצוות. שירותי/ת ובעל/ת יחסי אנוש טובים, מול קהל ומול צוות ניסיון ניהול קודם -חובה המשרה מיועדת לנשים ולגברים כאחד. |
|
מנהל /ת מדור גנטיקה באגף מעבדות, חטיבת התפעול, לוד Sun, 01 Mar 2026 15:10:00 GMT
מיקום המשרה:
לוד
תחומי המשרה:
רפואה ופארמה, עובדי מעבדה, מדעים מדוייקים, לבורנט, ביוטכנולוגיה, לבורנט / מנהל מעבדה, לבורנט / מנהל מעבדה - רפואה ופארמה
סוג/היקף המשרה:
משרה מלאה, מתאים גם להורים / שעות גמישות, מתאים גם לבני 50 פלוס, מתאים גם למגזר החרדי, מתאים גם למגזר הדתי, מתאים גם לאנשים עם מוגבלות
יישום מדיניות המדור בהתאם לכללים שנקבעו עם מנהל המחלקה ובהתאם להנחיות חוזר משרד הבריאות ביחס למעבדות בתחום הגנטיקה המולקולרית.
רפרנט מקצועי בהיעדרות מנהל /ת המחלקה בהתאם להנחיות חוזר משרד הבריאות ביחס למעבדות בתחום הגנטיקה המולקולרית. אחראיות תהליכים שוטפים במעבדה ניהול תפעולי של מכשור המדור (כולל טיפולים, כיולים, תקלות וכו') כתיבה ועדכון של נהלים ותהליכי עבודה כולל זיהוי כשלים ופתרונם. פיקוח ובקרה על התאמה ויישום נהלי עבודה ונהלי ISO. השתתפות במבדקים פנימיים וחיצוניים הקשורים לתקני ISO. עבודה בפועל במעבדה לגנטיקה מולקולרית הכנסת בדיקות חדשות / תיקוף בדיקות בתיאום ובתכנון עם מנהל /ת המחלקה. בחינת טכנולוגיות וציוד במדור עם מנהל /ת המחלקה. בקרת איכות פנימית וחיצונית ועמידה באמות מידה של איכות ושירות ע"פ מדיניות אגף המעבדות מענה מקצועי לפניות רופאים וצוות רפואי בדבר בדיקות גנטיות דרישות: MSc בגנטיקה של האדם עם ניסיון של מעל 4 שנים או PhD בגנטיקה של האדם/ MD עם ניסיון של לפחות שנתיים במעבדה גנטית קלינית מוכרת ע"י משרד הבריאות. או MSc בתחום אחר במדעי החיים עם ניסיון של מעל 4 שנים או PhD בתחום אחר במדעי החיים והכרה במעמד כעובד מעבדה בכיר בגנטיקה רפואית הכרה במעמד כעובד מעבדה מטעם משרד הבריאות מעל שנתיים הכרות מעמיקה עם כללים והנחיות של משרד הבריאות ביחס לנהלי עבודה במעבדה לגנטיקה מולקולרית תינתן עדיפות למועמדים/ות עם מוגבלות המשרה מיועדת לנשים וגברים כאחד נא צרף/י תעודות השכלה והכשרה רלבנטיים עפ"י הוראות משרד הבריאות ובהתאם לתוכנית החיסונים של עובדי מערכת הבריאות-נדרש לבצע בדיקה במרפאה לחיסוני עובדים והשלמת חיסונים במידת הצורך ובהתאם לתפקיד המשרה מיועדת לנשים ולגברים כאחד. |
|
דרוש /ה מומחה /ית אפליקציה בתחום הפתולוגיה לחברה מובילה בתחום מדעי החיים Sun, 01 Mar 2026 15:00:00 GMT
מיקום המשרה:
גדרה, מודיעין מכבים רעות, תל אביב יפו, הוד השרון, חדרה
תחומי המשרה:
מדעי החיים, טבע וחקלאות, ביולוג / בוטנאי, מדעים מדוייקים, כימאי, בוגרי מדעי החיים, בוגרי מדעים מדוייקים
סוג/היקף המשרה:
משרה מלאה
לחברה מובילה בתחום הדיאגנוסטיקה דרוש/ה מומחה/ית אפליקציה בתחום הפתולוגיה.
משרת שטח. תפקיד מקצועי הכולל מתן תמיכה מדעית ואפליקטיבית מתקדמת ללקוחות בתחום הפתולוגיה, הדרכת משתמשים, פתרון תקלות מורכבות וליווי שוטף של לקוחות עד לסגירה מלאה ולשביעות רצון גבוהה. התפקיד משלב עבודת שטח, עבודה עם מערכות מתקדמות וממשקים מקצועיים בארץ ובחול. התפקיד כולל: מתן תמיכה מדעית והדרכת משתמשים למוצרי פתולוגיה. איתור ופתרון תקלות במגיבים ובתוכנה, כולל טיפול בתלונות לקוח. הסלמת תקלות מורכבות לגורמי תמיכה מתקדמים ומעקב עד לפתרון. אספקת מידע ותיעוד מדעי ללקוחות. תיעוד פעילות שוטף במערכות CRM ועבודה לפי נהלים וסטנדרטים מקצועיים. פיתוח ידע אפליקטיבי וייזום פעולות שיפור על בסיס משוב לקוחות. דרישות: תואר ראשון במדעי המעבדה הרפואית/ביולוגיה/ביוכימיה/כימיה/היסטופתולוגיה (או ניסיון מקצועי רלוונטי מוכח) ניסיון בתפקיד מעבדתי/אפליקטיבי בתעשייה, מעבדה קלינית או סביבת עבודה מקצועית - חובה ניסיון בפתרונות פתולוגיה - יתרון שליטה מלאה באנגלית כישורי תקשורת מצוינים, אוריינטציה שירותית ויכולת עבודה בצוות חשיבה אנליטית ופרואקטיבית נכונות למשרת שטח המשרה מיועדת לנשים ולגברים כאחד. |
|
מנהל אבטחת איכות במעבדה לבדיקות בתחום מדעי החיים Sun, 01 Mar 2026 15:00:00 GMT
מיקום המשרה:
תל אביב יפו
תחומי המשרה:
רפואה ופארמה, רוקחות ופארמה, מדעי החיים, טבע וחקלאות, מדעים מדוייקים, כימאי, הנדסה, מהנדס כימיה, בוגרי מדעי החיים, מהנדס כימיה, ביוטכנולוגיה, טכנולוג מזון
סוג/היקף המשרה:
משרה חלקית
ניהול תחום אבטחת האיכות במעבדות למיקרוביולוגיה של מים, מזון ובדיקות רפואיות
דרישות: בעל/ת תואר אקדמי במדעי החיים/כימיה/רוקחות/מזון בעל/ת ניסיון בבדיקות מעבדה רלוונטיות לתחומי מדעי החיים של לפחות שנתיים בעל/ת ניסיון בתחזוקת מערכת איכות לפי תקן ISO 17025 היכרות עם דרישות הרשות הלאומית להסמכת מעבדות- רצוי ניסיון בעמידה במבדק ניסיון של שנתיים לפחות בכתיבת נהלי עבודה במעבדה המשרה מיועדת לנשים ולגברים כאחד. |
|
ראש.ת צוות הנדסת תהליך | תהליכי טיפול במים /שרון Sun, 01 Mar 2026 14:55:00 GMT
מיקום המשרה:
ראש העין, כפר סבא, נתניה, עפולה, חיפה
תחומי המשרה:
מדעי החיים, טבע וחקלאות, מהנדס סביבתי, מדעים מדוייקים, הנדסה, מהנדס סביבתי, מהנדס כימיה, מהנדס תהליך, מהנדס כימיה
סוג/היקף המשרה:
משרה מלאה
חברת HRSR מזמינה אותך לשלוח קורות חיים לתפקיד:
ראש.ת צוות הנדסת תהליך (טיפול במים) | חברה הנדסית גלובלית ***למה לשלוח קורות חיים דרך HRSR?*** כי אנחנו יודעים לקדם מועמדים מתאימים במקומות הנכונים ***תחומי אחריות מרכזיים:*** לנתח תהליכי טיפול במים ולבצע אופטימיזציה לאיכות, יעילות ועלות להוביל תכנון תהליכי לפרויקטים בארץ ובעולם, כולל גיבוש פתרונות ותכן מקדים להכין תוצרי תהליך הנדסיים (PFD/P ID), חישובי תהליך ותצורות הפעלה להנחות בחירות תהליך וציוד בפרויקטים ובמכרזים, כולל סקופים, מפרטים ודפי נתונים (שסתומים/משאבות ועוד) לנהל צוות מהנדסי תהליך, כולל חניכה מקצועית, חלוקת משימות ובקרת איכות תוצרים להוביל/ללוות שלבי הקמה, קומישנינג והתנעה לפי צורך, בשיתוף גורמי שטח ומנהלי פרויקט להבטיח עמידה בדרישות רגולציה ותקנים רלוונטיים, תוך עבודה מול ממשקים פנימיים וחיצוניים וספקים דרישות: ***להצלחה בתפקיד נדרש*** -השכלה: תואר בהנדסה כימית / הנדסה סביבתית / תחום רלוונטי חובה -ניסיון רלוונטי: 6+ שנים כמהנדס.ת תהליך בכיר.ה/ראש.ת צוות בתחום הטיפול במים חובה -יתרונות לתפקיד: תואר שני/שלישי, ניסיון בתכן טיפול ביולוגי -תוכנות: שליטה והבנה בתכן תהליך, חישובי מים וכימיקלים, הכנת PFD/P ID, ניסיון בתכנון/פרויקציה של RO ובחירת ממברנות -שפות: אנגלית ברמה מלאה אחר: נכונות לנסיעות לחול לפי צורך ---------------------------------------------- אנחנו מודים מראש לכל מי שפונה ונשמח לחזור למועמדים מתאימים בהקדם. במידה והתפקיד שלך - זה הרגע להרים טלפון ולוודא שראינו אותך! הפרסום פונה לנשים וגברים כאחד. המשרה מיועדת לנשים ולגברים כאחד. |
|
מהנדס /ת אמינות ובטיחות Sun, 01 Mar 2026 14:45:00 GMT
מיקום המשרה:
שלומי
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מדעים מדוייקים, מהנדס מכונות, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס חומרים, מהנדס חשמל, מהנדס מכונות, מהנדס חומרים, מתכנן מכני
סוג/היקף המשרה:
משרה מלאה
אמרל מגייסת מהנדס/ת אמינות ובטיחות לעבודה באתר ביטחוני בשלומי!
הזדמנות ייחודית למהנדסים/ות בעלי/ות זיקה עמוקה לניתוח נתונים, חישובי סיכונים והפקת תובנות הנדסיות אנליטיות, מתוך סביבת עבודה ממוחשבת ומסווגת. מה בתפקיד? ניתוח מערכות מתקדמות בשלבי הפיתוח השונים והפקת מדדים טכניים. הפקת מדדי אמינות ובטיחות ממאגרי נתונים, ניסויים, חומרי יצרן ועוד. חישוב הסתברויות וסיכונים בטיחותיים - חיי אדם, ציוד ומערכות. הכנת דו"חות ומצגות באנגלית, עבודה שוטפת עם לקוחות בארץ ובחו"ל. שגרה הכוללת למידה עצמית, עבודה ממוחשבת וניתוח פרויקטים מסווגים. דרישות: תואר ראשון בהנדסת מכונות / חשמל / אלקטרוניקה / פיזיקה / הנדסת חומרים - חובה. ידע והבנה במתמטיקה, הסתברות וניתוח נתונים - חובה. אנגלית ברמה גבוהה מאוד - דיבור, כתיבה וקריאה. יכולת למידה עצמית, חשיבה אנליטית וירידה לפרטים. גישה שירותית, יוזמה ותקשורת מצוינת מול ממשקים מגוונים. המשרה מיועדת לנשים ולגברים כאחד. |
|
ניהול מו"פ ומעבדה כימית למפעל בדרום השרון (מור)(505029) Sun, 01 Mar 2026 14:45:00 GMT
מיקום המשרה:
חגור
תחומי המשרה:
מדעים מדוייקים, מחקר ופיתוח במדעים מדוייקים, הנדסה, מהנדס חומרים, מהנדס כימיה, מהנדס כימיה, מהנדס חומרים
סוג/היקף המשרה:
משרה מלאה
תפקיד: ניהול מו"פ ומעבדה כימית
חברה: מפעל בתחום הבנייה מיקום: דרום השרון משימות/תחומי אחריות: ניהול ותפעול שוטף של מו"פ ומעבדת בקרת איכות, ניהול עובדים והדרכות הובלת תהליכי פיתוח ושיפור מוצרים בתחום אבקות צמנטיות. ביצוע, פיקוח וניתוח ניסויים ובדיקות חומרים בכפוף לתקנים ודרישות לקוחות. דוחות מקצועיים, הצגת ממצאים ודיווח להנהלה שילוב עבודה משרדית ועבודה פיזית בסביבת הייצור דרישות: תואר בכימיה / הנדסת חומרים / הנדסה כימית חובה. ניסיון בניהול מעבדה תעשייתית / בתפקיד מו"פ בתעשייה חובה. ניסיון בתחום הבניין / תקנים רלוונטיים יתרון ניסיון ניהולי חובה אנגלית טכנית ברמה גבוהה (קריאה, כתיבה ודיבור). הגשת מועמדות: יש לשלוח קוח בקובץ word/PDF מצורף **יש לציין קוד משרה מור(505029)** (רק פניות מתאימות ייענו) המשרה מיועדת לנשים ולגברים כאחד. |
|
מנהל.ת מחלקת אימונולוגיה אגף המעבדות Sun, 01 Mar 2026 14:35:00 GMT
מיקום המשרה:
אור יהודה
תחומי המשרה:
רפואה ופארמה, מדעים מדוייקים, לבורנט, ביוטכנולוגיה, לבורנט / מנהל מעבדה, לבורנט / מנהל מעבדה - רפואה ופארמה
סוג/היקף המשרה:
משרה מלאה
-הקמה וניהול של המחלקה לאימונולוגיה במעבדה המרכזית.
-ריכוז הבדיקות המבוצעות במעבדה כיום בתחום האימונולוגיה תחת מחלקה חדשה. -הכנסה לביצוע של בדיקות חדשות בתחום האימונולוגיה -ייעוץ למנהל האגף בתחום בדיקות האימונולוגיה - ניהול תהליכי האיכות במחלקה לרבות בניית תהליכי העבודה, כתיבת הוראות עבודה והטמעתן, ניהול בקרות האיכות הפנימיות והחיצוניות וכל הנדרש בתחום ניהול כח האדם במחלקה. דרישות: תואר שני במקצוע יסוד למעבדנות רפואית כמוגדר במשרד הבריאות תנאי סף תואר שלישי יתרון. תעודת עובד.ת מעבדה בכיר.ה תנאי סף. 3 שנות ניסיון בניהול ביצוע בדיקות אימונולוגיה קלינית תנאי סף. היתר לניהול מעבדה יתרון משמעותי. ניסיון בניהול מעבדה אימונולוגית יתרון משמעותי. ידע מעמיק ומוכח בבדיקות אימונולוגיות כולל אופן ביצוע הבדיקות, ומשמעותן הקלינית. ידע מעמיק ומוכח בביצוע בדיקות אימונולוגיות בשיטות מיקרוסקופיות שונות, בדיקות ידניות ובדיקות במכשור אוטומטי. ידע מעשי והשתלמויות בניהול איכות, לרבות הכרה וידע בתקני האיכות למעבדות. יכולת ניהול ומנהיגות. יוזמה, דינמיות ונחישות לעמוד במשימות ואתגרים יחסי אנוש מעולים. יכולת תכנון תהליכי עבודה, תוכניות עבודה ותהליכי ולידציה. המשרה מיועדת לנשים ולגברים כאחד. |
|
מנהל.ת מחקר ופיתוח Sun, 01 Mar 2026 14:35:00 GMT
מיקום המשרה:
בית שמש, ירושלים, מעלה אדומים, מבשרת ציון
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס חשמל, מהנדס פיזיקה, מהנדס פיזיקה, ניהול - חשמל / אלקטרוניקה
סוג/היקף המשרה:
משרה מלאה
לחברת רוקר מקבוצת אלביט דרוש.ה מנהל.ת מו"פ
חברת רוקר מפתחת מערכות ניווט והנחייה למערכות צבאיות מגוונות באוויר ביבשה ובים. החברה מתניעה מספר פרויקטי מו"פ חדשים בשנת 2025 ומחפשת מוביל לפרויקטים אלה הפרויקטים אשר מותנעים השנה הינם בתחום מערכות ניווט תיאור התפקיד: ניהול טכני של צוותי פיתוח בתחומים מגוונים כמו: חומרה + RF, תוכנה, FPGA, אלגוריתמים ועיבוד אות,אנטנות, ASIC/MMIC, כניסה לתחום AI הובלת תהליכי פיתוח של נושאים חדשים לחברה כמו לימוד נושאים חדשים, מציאת גורמים מחוץ לחברה / קב"מ לשיתוף פעולה בפיתוח יכולות חדשות סיוע בבניית צוות הפיתוח לנושאים אלה והטמעת תהליכים ושיטות עבודה חדשות העבודה בכפיפות ל- CTO דרישות: תואר בהנדסת חשמל ו/או פיסיקה. לפחות 5 שנים ניסיון כמוביל/ מהנדס מערכת / מנהל פרויקט של פרויקטי פיתוח מורכבים, יתרון לניסיון בפיתוח מערכות ניווט יכולת אנליטית גבוהה הבנה עמוקה בטכנולוגיה רקע בתחום פיתוח מערכות צבאיות ידע והבנה בחומרה ידע והבנה בתוכנה/אלגוריתמים יכולת לימוד עצמאית של נושאים מורכבים יכולת עבודה בצוות וניהול צוות השקעה וחתירה לעמידה בלו"ז ובאיכות תוצרי הפיתוח שליטה ברמה טובה באנגלית *רק פניות מתאימות ייענו המשרה מיועדת לנשים ולגברים כאחד. |
|
טכנולוג /ית תהליך (מזון) לחברה יצרנית מובילה בתחום המזון Sun, 01 Mar 2026 14:30:00 GMT
מיקום המשרה:
בית שאן, תל יוסף, עפולה, כפר תבור, טבריה
תחומי המשרה:
מדעי החיים, טבע וחקלאות, מדעים מדוייקים, הנדסה, מהנדס כימיה, מהנדס מזון, מהנדס מזון, מהנדס תהליך, מהנדס כימיה
סוג/היקף המשרה:
משרה מלאה
לחברה יצרנית מובילה בתחום המזון,
דרוש/ה טכנולוג/ית תהליך עם אוריינטציה לחדשנות. משרה מלאה. אזור הצפון - עמק יזרעאל. תחומי אחריות עיקריים - שיפור תהליכים ופתרון בעיות. ייזום הכנסת טכנולוגיות חדשות וחומרים חדשים לקו. הובלת תהליכי ייצור. אחריות על בטיחות ואיכות מזון, עמידה בתקנים וברגולציות. חברות בצוות HACCP. העברת מוצרים מפיתוח לייצור. פיתוח מוצרים ותהליך ייצור תעשייתי יציב. בניית הוראות עבודה לתהליך, כולל סיכונים, בקרות קריטיות ונקודות מדידה. בנייה ותחזוקת מפרטי עבודה ועצי מוצר. ניהול שינויים במערכת הפריוריטי (תהליך שינוי הנדסי). אישור מוצרים, אישור תוויות בהתאם לרגולציה, אישור מפרטי חומרים וספקים. בקרת יצור - מציאת וטיפול בגורמים המשפיעים על תוצאות הקו. תמיכה בשטח - נוכחות יומיומית בקו, מענה בזמן אמת לאירועים תהליכיים. דרישות: תואר ראשון בטכנולוגיית מזון / הנדסת מזון / הנדסה כימית / ביוטכנולוגיה. ניסיון מעשי בתעשיית המזון, בעיקר בקווי ייצור תהליכיים. יכולת ניתוח טכנית גבוהה, שליטה בגיליונות נתונים ומערכות מידע תעשייתיות. הבנה באוטומציה ובקרה - יתרון. אחריות אישית גבוהה. יחסי אנוש טובים. כושר מנהיגות ויצירתיות. בעל יכולת עבודה עצמאית. יכולת עמידה בלחצים וביעדים. יכולות תקשורת מקצועית עם גורמים בחברה ומחוצה לה. חשיבה אסטרטגית וראייה מערכתית המשרה מיועדת לנשים ולגברים כאחד. |
|
SW Automation & Validation engineer ( C ++) Mon, 16 Feb 2026 18:52:00 GMT
מיקום המשרה:
תחומי המשרה:
תוכנה, אבטחת איכות QA, מהנדס בדיקות, מדעים מדוייקים, הנדסה, מהנדס בדיקות, מהנדס וריפיקציה, מפתח כלי בדיקות, בדיקות אוטומטיות, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
דרוש/ה SW Automation & Validation engineer ( C ++)
לחברת הייטק גלובלית ומובילה בתחום AI ו-Vision, דרוש/ה מהנדס/ת אוטומציה וולידציה להשתלבות בצוות חדשני העובד על מערכות מורכבות ופורצות דרך. מה בתפקיד? פיתוח ותחזוקה של בדיקות אוטומטיות ותשתיות בדיקה ב- C ++ ולידציה של פיצרים חדשים מקצה לקצה עבודה צמודה עם צוותי פיתוח וולידציה בארץ ובחול איתור, ניתוח ותיעוד באגים בסביבת Agile עבודה עם טכנולוגיות מתקדמות בתחום ה-AI וה-Vision הזדמנות להשתלב בצוות חזק, לעבוד על מוצרים שמשפיעים על מיליוני משתמשים בעולם, ולשלב עומק טכנולוגי עם סביבת עבודה דינמית. דרישות: מה אנחנו מחפשים? ניסיון של 5-6 שנים בכתיבת בדיקות אוטומטיות ב- C ++ תואר ראשון במדעי המחשב / הנדסת תוכנה או דומה הבנה מעמיקה בתהליכי בדיקות תוכנה ואוטומציה היכרות עם CI/CD - יתרון ניסיון ב- Python / Agile / מערכות מורכבות - יתרון משמעותי. המשרה מיועדת לנשים ולגברים כאחד. |
|
Researcher Mon, 16 Feb 2026 14:07:00 GMT
מיקום המשרה:
הרצליה
תחומי המשרה:
תוכנה, מדעים מדוייקים, מתמטיקאים, סטטיסטיקאים, מתכנת ++C
סוג/היקף המשרה:
משרה מלאה
we are looking for smart and humble team members to join the team and solve complex problems. Our technical challenges include developing new trading strategies, , improving the performance of our algorithms, finding new ways to beat the markets.
As an ML researcher you will collaborate with our R&D team to execute live trading strategies. If you are looking to make an impact by putting into practice successful ideas and seeing immediately the outcome, make influence on financial performance this is a great opportunity. In this role you will: Mange and lead independent research applying ML/DL methods to a wide variety of datasets. Creatively find new trading strategies Work with other team members to optimize Algorithms Requirements: Masters or PhD in Computer Science, Physics, EE, Mathematics, Statistics, or a related field. 5+ Years of experience of ML research/Deep Learning etc. Experience with software engineering in Python (must) , C++/Rust is a plus. Strong statistical analysis and mathematical skill. A great team player eager to share/learn/teach other team members. Creative, self-motivated, love complex problems, determined. This position is open to all candidates. |
|
Financial Modeling Analyst Mon, 16 Feb 2026 13:47:00 GMT
מיקום המשרה:
תל אביב יפו
תחומי המשרה:
כספים וכלכלה, אנליסט, מדעים מדוייקים, מתמטיקאים, סטטיסטיקאים
סוג/היקף המשרה:
משרה מלאה
The Actuarial Department at our company is seeking a Financial Modeling Analyst to join a professional team that provides actuarial audit and advisory services to leading financial institutions in the market.
Our department works closely with public companies, banks, credit card companies, pension funds, and insurance firms, operating at the core of their economic and regulatory decision-making processes. Key Responsibilities Build, run, and analyze financial and actuarial models Work with diverse databases, including developing and executing data controls Create and maintain KPI reports and analytical deliverables Collaborate with internal data servers and organizational information systems Manage analytical tasks end-to-end while meeting deadlines Work independently as well as in a team within a dynamic, challenging environment. Requirements: Bachelors degree in Statistics or Mathematics - mandatory Full proficiency in Excel - mandatory Proven experience in SQL and/or SAS programming at an advanced level - mandatory Two years of experience in the financial and/or insurance sector - strong advantage Experience working with financial or actuarial models - strong advantage Knowledge and experience in VBA - advantage Ability to work independently as well as collaboratively in a team Accuracy, thoroughness, strong analytical thinking, and high problem-solving skills Ability to learn independently, manage multiple tasks, and apply creative thinking to problem-solving Suitable candidates will be required to pass a professional knowledge assessment. This position is open to all candidates. |
|
סטודנט /ית להנדסת חומרים Mon, 16 Feb 2026 12:07:00 GMT
מיקום המשרה:
בית שמש
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס חומרים, מהנדס חומרים
סוג/היקף המשרה:
משרה חלקית, מתאים גם לסטודנטים
(Shot Peening) פיתוח וקביעת טכנולוגיות והנחיות לתהליכי ריתוך והתזת כדוריות כתיבת נהלי עבודה, הסמכות תהליך, אפיון כלי דפינה ליווי תהליכים ברצפת הייצור פתרון בעיות הנדסיות, מתן ייעוץ טכני העברת הדרכות, ביצוע הסמכות לפי מפרטים ותקני לקוחות הכנה וליווי מחלקות במהלך סקרים וביקורים שיתוף פעולה מלא עם מהנדסים ומנהלי מחלקות
דרישות: סטודנט להנדסת חומרים שנה ג-ד יכולת עבודה על מספר משימות בו זמנית ידע בתוכנות תיב"ם אנגלית ברמה גבוהה - קריאת מפרטים המשרה מיועדת לנשים ולגברים כאחד. |
|
Senior Verification Engineer Sun, 15 Feb 2026 18:51:00 GMT
מיקום המשרה:
קיסריה
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה, עבודה היברידית
Join the Front-End Design Verification team, responsible for validating the most advanced networking silicon in the world. Our team ensures functional correctness, quality, and reliability across the entire design flow. We combine state-of-the-art methodologies with a collaborative, startup-like culture, while being backed by the stability and resources of us.
Your Impact: Develop advanced verification environments using SystemVerilog and UVM. Write, run, and debug testbenches to ensure complete functional coverage. Drive pre-silicon and in-lab debug activities to resolve complex issues. Collaborate with RTL, architecture, and physical design teams to achieve design closure. Support methodology development, scripting, and automation to enhance productivity. Contribute to the success of us, powering the next generation of Internet infrastructure. Requirements: Minimum Qualifications: 6+ years of experience in digital logic design verification. Advanced knowledge of SystemVerilog and UVM. Strong debug skills both pre-silicon and in-lab. Preferred Qualifications: Scripting skills (Python, Perl, TCL, or shell). Experience with system-level integration (AMBA, PCIe, SPI, I2C, JTAG, CPU). Basic software knowledge (driver-level). Basic design knowledge and familiarity with CDC concepts. This position is open to all candidates. |
|
Senior Verification Engineer Sun, 15 Feb 2026 18:28:00 GMT
מיקום המשרה:
קיסריה
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה, עבודה היברידית
Join the Front-End Design Verification team, responsible for validating the most advanced networking silicon in the world. Our team ensures functional correctness, quality, and reliability across the entire design flow. We combine state-of-the-art methodologies with a collaborative, startup-like culture, while being backed by the stability and resources of us.
Your Impact Develop advanced verification environments using SystemVerilog and UVM. Write, run, and debug testbenches to ensure complete functional coverage. Drive pre-silicon and in-lab debug activities to resolve complex issues. Collaborate with RTL, architecture, and physical design teams to achieve design closure. Support methodology development, scripting, and automation to enhance productivity. Contribute to the success of Cisco Silicon One, powering the next generation of Internet infrastructure. Requirements: Minimum Qualifications: 6+ years of experience in digital logic design verification. Advanced knowledge of SystemVerilog and UVM. Strong debug skills both pre-silicon and in-lab. Preferred Qualifications: Scripting skills (Python, Perl, TCL, or shell). Experience with system-level integration (AMBA, PCIe, SPI, I2C, JTAG, CPU). Basic software knowledge (driver-level). Basic design knowledge and familiarity with CDC concepts. This position is open to all candidates. |
|
Verification Engineer Sun, 15 Feb 2026 16:47:00 GMT
מיקום המשרה:
קיסריה
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה, עבודה היברידית
Your Impact:
Develop advanced verification environments using SystemVerilog and UVM. Write, run, and debug testbenches to ensure complete functional coverage. Drive pre-silicon and in-lab debug activities to resolve complex issues. Collaborate with RTL, architecture, and physical design teams to achieve design closure. Support methodology development, scripting, and automation to enhance productivity. Contribute to the success of Cisco Silicon One, powering the next generation of Internet infrastructure. Requirements: Minimum Qualifications: 6+ years of experience in digital logic design verification. Advanced knowledge of SystemVerilog and UVM. Strong debug skills both pre-silicon and in-lab. Preferred Qualifications Scripting skills (Python, Perl, TCL, or shell). Experience with system-level integration (AMBA, PCIe, SPI, I2C, JTAG, CPU). Basic software knowledge (driver-level). Basic design knowledge and familiarity with CDC concepts. This position is open to all candidates. |
|
Senior ASIC Design Verification Engineer Sun, 15 Feb 2026 16:02:00 GMT
מיקום המשרה:
קיסריה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, ASIC / VLSI, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה, עבודה היברידית
Your Impact:
Review micro-architecture specifications. Supervise verification team members and provide professional guidance. Implement Verification environment UVM based. Collaborate with Design engineers to resolve bugs and achieve coverage closure. Work with the firmware/Lab teams to verify chip flows. Perform debug, root-cause analysis, and post-silicon validation in the lab. Requirements: Minimum Qualifications: B.Sc./M.Sc. in Electrical Engineering from a top university. 5+ years of experience in the filed. knowledge with UVM and functional verification methodologies. Preferred Qualifications: Experience with MATLAB simulations and bit-exact modeling environments. Familiarity with mixed-signal systems and environments. Knowledge and hands-on experience with GLS. This position is open to all candidates. |
|
ASIC Design Verification Engineer Sun, 15 Feb 2026 13:10:00 GMT
מיקום המשרה:
תל אביב יפו, קיסריה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, ASIC / VLSI, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה, עבודה היברידית
Join the Front-End Design team, at the core of our development. Our engineers cover the full spectrum of chip design: definition, architecture, micro-architecture, RTL design, verification, signoff, and validation.
We leverage cutting-edge silicon technologies and methodologies to develop the largest-scale and most advanced devices, pushing the boundaries of whats possible. We are transforming the industry with a unified, programmable architecture powering our future routing portfolio and shaping the Internet for decades to come. Your Impact: Review micro-architecture specifications. Implement Verification environment UVM based. Collaborate with Design engineers to resolve bugs and achieve coverage closure. Work with the firmware/Lab teams to verify chip flows. Perform debug, root-cause analysis, and post-silicon validation in the lab. Requirements: Minimum Qualifications: B.Sc./M.Sc. in Electrical Engineering from a top university. 3+ years of experience in the filed. knowledge with UVM and functional verification methodologies. Preferred Qualifications: Experience with MATLAB simulations and bit-exact modeling environments. Familiarity with mixed-signal systems and environments. Knowledge and hands-on experience with Clock Domain Crossing (CDC). This position is open to all candidates. |
|
Technical Product Manager Sun, 15 Feb 2026 12:50:00 GMT
מיקום המשרה:
גבעתיים
תחומי המשרה:
תוכנה, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, מתמטיקאים, הנדסה, מהנדס חשמל, בוגרי מדעי המחשב, מוצר, Product Manager
סוג/היקף המשרה:
משרה מלאה
We are looking for a highly experienced product manager expert to join our Product and Architecture team. The Product & Architecture team is responsible for defining, directing, and driving the product strategy for the entire software stack. If you are a Strategic thinker who can translate market needs into actionable product plans while balancing technical feasibility, an excellent communicator, an Influencer and a negotiator-capable of rallying disparate teams around a common vision and resolving conflicts in a fast‑moving startup environment where priorities shift rapidly, you belong with us.
In this high-visibility and influential role, you will take part in building the process of turning customer requests into shippable action items, working with customers and leaders, scientists and researchers and of course developers and engineers in complex, highly technical domains. Responsibilities: Strategic product ownership - research market/HPC needs, set roadmap, and define positioning for the accelerator stack. Feature prioritization & backlog grooming - write clear user stories, enforce acceptance criteria, and balance short‑term delivery with long‑term performance goals. Cross‑functional leadership - assist managers in leading sprint planning, reviews and retrospectives; coordinate software, firmware, hardware, and customer‑success teams. Customer advocacy & feedback loop - capture interview insights, translate pain points into technical requirements, and track feature‑adoption metrics. Performance KPI management - assist leadership in defining throughput/latency/energy targets, oversee benchmark suites (FFT, BLAS, MPI), and report quarterly results against industry leaders. Continuous product quality improvement - monitor defect rates, regression test coverage and performance regressions; drive actions that reduce technical debt and increase customer confidence. Requirements: Bachelors degree (or higher) in Computer Science, Electrical Engineering, Applied Mathematics, or a closely related field or equivalent experience At least 6 in product management, technical program management, or a senior engineering lead role within a complex technology environment (ideally in the tools and infrastructure fields). Hands‑on experience developing or managing infrastructure (software, firmware, or hardware). Product lifecycle ownership - from market research & customer interviews through roadmap definition, feature prioritization, and go‑to‑market. Stakeholder & cross‑functional leadership - proven track record working with production oriented teams that include software engineers, firmware developers, hardware architects, and customer success/sales groups. Experience working with/serving HPC workloads, including libraries such as FFT and BLAS, etc. and frameworks such as OpenMP, MPI and Kokkos: an advantage. Experience working with HW accelerator software stacks - compilers, runtimes, and low‑latency interconnects: an advantage. Experience in the AI/ML accelerator space (TensorFlow, PyTorch, ONNX), background in cloud or HPC infrastructure (e.g., AWS, GCP, Azure, NERSC) or knowledge of open‑source HPC ecosystems (Khronos, ROCm, OpenCL, MPI Forum): an advantage. Proficient in English (written & spoken). Comfortable with technical documentation tools, issue trackers, and version control. Ability to read and interpret technical specifications, datasheets, and performance reports. Familiarity with Python or C++ is advantageous for bridging the gap between product and engineering discussions. This position is open to all candidates. |
|
Physical Design Manager (6099) Sun, 15 Feb 2026 12:40:00 GMT
מיקום המשרה:
תל אביב יפו
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס פיזיקה, ניהול מדעים מדוייקים, מהנדס פיזיקה
סוג/היקף המשרה:
משרה מלאה
About the Company A fast-growing deep-tech company is developing next-generation accelerated computing solutions for high-performance computing (HPC) and AI. The company designs a novel software-defined hardware architecture that enables significant performance, power, and scalability improvements for advanced compute platforms.
The organization values technical excellence, strong collaboration, and building technologies with real-world impact. The Role We are looking for an experienced Physical Design team lead to lead and scale a physical design team responsible for complex, high-performance silicon. This role combines deep technical ownership with team leadership, and plays a key part in delivering cutting-edge compute platforms. You will be responsible for driving the full physical design flow, mentoring engineers, and collaborating closely with cross-functional teams to achieve optimal performance, power, and area (PPA). Responsibilities Lead a physical design team across all stages of the physical design flow, including floorplanning, placement, clock tree synthesis (CTS), routing, timing, and power optimization Mentor and guide physical design engineers through block- and subsystem-level implementations Drive technical direction and best practices for physical design methodologies and workflows Collaborate closely with RTL, architecture, verification, and project management teams Own timing analysis and closure, working with RTL teams to resolve timing violations Ensure compliance with physical verification requirements, including DRC and LVS Optimize designs to meet aggressive PPA targets and project milestones Contribute to continuous improvement of design processes and execution quality Requirements: Requirements 7+ years of hands-on experience in physical design At least 2 years of experience in technical leadership and/or people management Strong proficiency with industry-standard EDA tools (Synopsys, Cadence, Mentor) Deep expertise in timing closure, power analysis, and optimization techniques Solid understanding of physical verification flows, including DRC, LVS, and sign-off Strong problem-solving skills and ability to work in a fast-paced, collaborative environment Excellent communication skills and ability to provide technical leadership across teams Proven team player with mentoring and leadership capabilities This position is open to all candidates. |
|
Senior Emulation Verification Engineer, Cloud Sun, 15 Feb 2026 11:03:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan and execute the verification of digital design blocks by understanding specifications and working with design engineers to define key verification scenarios. Develop, execute, and debug full-chip/system on a chip (SoC) tests on emulation platforms. Collaborate with design engineers to debug tests and ensure functional correctness of design blocks. Define and implement various coverage measures to capture stimulus and corner-case scenarios. Work with software and post-silicon validation teams to reproduce failures on emulation. Drive coverage analysis to identify verification gaps and demonstrate progress towards tape-out. Explore new verification and emulation methodologies and implement them. Requirements: Minimum qualifications: Bachelor's degree in Computer Science, Electrical Engineering, or equivalent practical experience. 5 year of experience with full-chip/SoC verification (e.g., test definition, creation, execution, and debug). Experience developing full-chip/SoC tests using these environments/tools: ASM, C, C++, Perspec, Threadmill, OS, or drivers. Experience with execution and RTL/firmware/software debug on hardware emulation (e.g., ZeBu Server, Palladium, Veloce) or FPGA (e.g., EP, HAPS, Protium). Experience with design debug tools (e.g., Verdi, Verisium). Experience with coding and scripting in C, C++, Perl, TCL, or Python. Preferred qualifications: Experience with associated EDA tools, automation, and flow enhancements. Experience with coding in Verilog/SystemVerilog (for design). Experience in embedded software and firmware (e.g., Linux drivers, firmware validation). Understanding of RTL to emulation/FPGA flows including emulation test benches (e.g., transactors/accelerated VIPs, hybrid, in-circuit emulation). Understanding of SoC architecture and interfaces (e.g., CPU, DDR, PCIe, interconnect, Ethernet, etc.). This position is open to all candidates. |
|
Foundry, IP and Package technologist, Cloud Fri, 13 Feb 2026 11:57:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, פיזיקאים, הנדסה, מהנדס חשמל
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Foundry, IP and Package Technologist, you will directly collaborate with architecture teams, external manufacturing partners (foundries and packaging vendors) to coordinate the technical stabilization and yield ramp of our custom silicon. You will be responsible for in-depth yield analysis, debugging process-design interactions, and driving corrective actions to resolve manufacturing defects. Your expertise in root-cause analysis and process optimization will ensures that our groundbreaking chips ramp up seamlessly from initial silicon arrival to high-volume production, directly enabling the future of our computing capacity. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Drive yield modeling for NPIs, support pre silicon activities in Foundry aspects of new devices. Lead process debug investigations, utilizing inline data to isolate the root cause of yield limiters, distinguishing between random defects and systematic marginalities. Drive yield improvements by executing advanced statistical analysis on high-volume manufacturing data, identifying subtle process-design interactions that impact performance, and defining the necessary corrective actions. Collaborate with cross-functional design, product, and test teams to triage silicon failures, distinguishing between design bugs, foundry process marginalities, and packaging interaction issues to support New Product Introduction (NPI). Partner with architecture and design teams to feed back critical manufacturing constraints into future product definitions, ensuring that next-generation chiplets are architected to be resilient to known process variances. Requirements: Minimum qualifications: Bachelors degree in Electrical Engineering, Material Science, Physics, Microelectronics, a related technical field, or equivalent practical experience. 8 years of experience in semiconductor foundry technologies, advanced process nodes and product engineering or yield analysis. Experience in leading post-silicon yield improvement, including root cause analysis, defect correlation, and process debugging. Experience with characterization of silicon interaction with package thermal and mechanical stress. Preferred qualifications: 15 years of experience in test engineering, product engineering, foundry technology, advanced packaging development, or product yield engineering. Experience in debugging IP integration issues (e.g., HBM, SerDes, PCIe) and advanced packaging failures (2.5D/3D, flip-chip). Ability to drive technical feedback loops between foundry partners, internal architecture and design teams, and Post-Silicon (Post-Si) teams to resolve manufacturing limiters. This position is open to all candidates. |
|
SOC Design Verification Engineer, Cloud Fri, 13 Feb 2026 11:11:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
אבטחת מידע וסייבר, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה, SOC/SIEM
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios. Create and enhance constrained-random verification environments using SystemVerilog and Universal Verification Methodology (UVM), or formally verify designs with SystemVerilog Assertion (SVA) and industry leading formal tools. Identify and write all types of coverage measures for corner-cases. Debug tests with design engineers to deliver functionally correct design blocks. Close coverage measures to identify verification holes and to show progress towards tape-out. Requirements: Minimum qualifications: Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience. 4 years of experience with creating and using verification components and environments in standard verification methodology. Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems). Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs. Preferred qualifications: Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture. Experience with verification techniques, and the full verification life-cycle. Experience with performance verification of ASICs and ASIC components. Experience with ASIC standard interfaces and memory system architecture. This position is open to all candidates. |
|
CPU Design Verification Engineer, PhD University Graduate, 2025 Start Thu, 12 Feb 2026 19:53:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס מחשבים, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage. Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible. Responsibilities Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios. Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools. Identify and write all types of coverage measures for stimulus and corner-cases. Debug tests with design engineers to deliver functionally correct design blocks. Apply close coverage measures to identify verification holes and to show progress towards tape-out. Requirements: Minimum qualifications: Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience. Experience creating and using verification components and environments in standard verification methodology. Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs. Preferred qualifications: Masters degree in Electrical Engineering or Computer Science. Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.). Experience with CPU implementation, assembly language, or compute SOCs. This position is open to all candidates. |
|
Design Verification Engineer, Networking, Cloud Thu, 12 Feb 2026 19:38:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a research and development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs, collaborate with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios. Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with strategic value add (SVA) and industry-leading formal tools. Identify and write all types of coverage measures for stimulus and corner cases. Debug tests with design engineers to deliver functionally correct design blocks. Close coverage measures to identify verification holes and to show progress towards tape-out. Requirements: Minimum qualifications: Bachelor's degree in electrical engineering or equivalent practical experience. 4 years of experience working with design networking like remote direct memory access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability. Experience creating and using verification components and environments in standard verification methodology. Preferred qualifications: Experience in verifying digital systems using standard internet protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems). Experience in transmission control protocol (TCP), IP, ethernet, PCIE, and dynamic random-access memory (DRAM), network on chip (NoC) principles and protocols. Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans. Experience with verification techniques and the full verification lifecycle. Experience with performance verification of ASICs and ASIC components. Experience with ASIC standard interfaces and memory system architecture. This position is open to all candidates. |
|
Senior Silicon Validation Engineer, Networking Thu, 12 Feb 2026 19:35:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world. We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers. Responsibilities Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab. Drive silicon from being a chip towards becoming a product. Debug and investigate issues along cross-functional teams such as Firmware (FW), Software (SW), Design, Design Verification (DV), Architecture (ARCH) and multiple production teams. Provide a quality functional coverage for our company designs. Test Development and Automation, Design, implement, and maintain validation tests using scripting and programming languages (e.g., Python, C/C++) to verify SmartNIC functionality and performance. Requirements: Minimum qualifications: Bachelor's degree in Electrical/Computer Engineering, Computer Science, related field, or equivalent practical experience. 5 years of experience with functional tests for silicon validation (i.e., writing in C or C++). 5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon. Preferred qualifications: Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development). Experience and knowledge in packet processing, data path, packet buffering, scheduler, networking protocols offload engine. Knowledge in L1/L2 layers, Ethernet SerDes, MAC+PCS. Knowledge of System on a chip (SoC) architecture, including boot flows and embedded processors/firmware. Ability to focus on validating key features, including Ethernet interface (SerDes, MAC + PCS) PCIe high-speed interface, network protocols (e.g., Ethernet, RDMA, NVMe), packet processing, data path, packet buffering, and embedded processors/firmware. This position is open to all candidates. |
|
Senior CPU Design Verification Engineer, Cloud Thu, 12 Feb 2026 19:24:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, and system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning and test execution to collecting and closing coverage. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios. Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools. Identify and write all types of coverage measures for corner-cases. Debug tests with design engineers to deliver functionally correct design blocks. Close coverage measures to identify verification holes and to show progress towards tape-out. Requirements: Minimum qualifications: Bachelor's degree in Electrical Engineering or equivalent practical experience. 8 years of experience with creating and using verification components and environments in standard verification methodology. Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs. Preferred qualifications: Master's degree or PhD in Electrical Engineering, or a related field. Experience with verification techniques, and the full verification life cycle. Experience with performance verification of ASICs and ASIC components. Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture. Knowledge of CPU/Processor architectures (e.g., pipeline, cache, memory subsystem, instruction sets, exceptions) like ARM, X86 or RISC-V, is highly beneficial for verifying processor cores or IP blocks. This position is open to all candidates. |
|
SoC Design Verification Technical Lead, Cloud Thu, 12 Feb 2026 19:22:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
אבטחת מידע וסייבר, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה, SOC/SIEM
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
our company System Infrastructure builds the cloud for our company services and for our company Cloud customers, by solving business test of performance and cost, utilizing hardware, software, and system solutions. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving team behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan the verification strategy, identify the platform to validate reasoning components. Define the test plan and strategy with stakeholders, including sign-off and exit criteria. Plan and execute the verification of Internet Protocols (IPs) using dynamic verification and formal verification. Requirements: Minimum qualifications: Bachelor's degree in Electrical Engineering, Computer Science, or equivalent practical experience. 10 years of experience in managing Design Verification (DV) team. Experience with verifying units using formal and design verification methodologies. Experience in verification methodologies, tools, and techniques. Experience in leading technical teams and building cross-functional relationships. Preferred qualifications: Master's degree or PhD in Electrical Engineering or Computer Science. Experience in working with one or more formal verification tools (e.g., JasperGold, VC Formal, Questa Formal, 360-DV). Experience with verification techniques, and full verification life-cycle. Experience in leading teams and delivering projects. Excellent communication skills, with the ability to present technical concepts to audiences. This position is open to all candidates. |
|
Design Verification Engineer, CPU, Cloud Thu, 12 Feb 2026 19:01:00 GMT
מיקום המשרה:
תל אביב יפו, חיפה
תחומי המשרה:
חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה
סוג/היקף המשרה:
משרה מלאה
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a Design Verification Engineer, you will work as part of a research and development team, and will build verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers in projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification which can range from verification planning, test execution or collecting, and closing coverage. The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide. We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more. Responsibilities Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios. Create and enhance constrained-random verification environments using SystemVerilog/UVM, or Specman. Identify and write all types of coverage measures for stimulus and corner-cases. Debug tests with design engineers to deliver functionally correct design blocks. Lead coverage measures to identify verification holes and to show progress towards tape-out. Requirements: Minimum qualifications: Bachelor's degree in Electrical Engineering or equivalent practical experience. 3 years of experience verifying digital logic at RTL level using SystemVerilog, or Specman/E for FPGAs or ASICs. Experience creating and using verification components and environments in standard verification methodology. Experience verifying digital systems using standard IP components/interconnects (e.g., microprocessor cores, hierarchical memory subsystems). Preferred qualifications: Masters degree in Electrical Engineering, Computer Science, or a related field. Experience with UVM, SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.). Experience with CPU implementation, assembly language, or compute System on a Chip (SOC). This position is open to all candidates. |