דרושים | עבודה | חיפוש משרות הנדסה

לחברה בתחום המכשור הרפואי במעלות דרוש /ה דיבאגר /ית
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: קרית אתא, כרמיאל, עכו, נהריה, מעלות תרשיחא 
תחומי המשרה: חשמל ואלקטרוניקה, טכנאי אלקטרוניקה, מהנדס אלקטרוניקה, הנדסאי אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה 
סוג/היקף המשרה: משרה מלאה, לדוברי שפות, מתאים גם לחיילים משוחררים, עבודה בלילה 
במסגרת התפקיד-
-איתור תקלות ברמת רכיב
-שימוש בציוד מדידה
-ביצע תיקונים והלחמות על פי הנהלים
-קריאת שרטוטים
-בדיקות סופיות ותיקונים ברמת הרכיב
דרישות:
דרישות התפקיד-
-הנדסאי/ת אלקטרוניקה- חובה
-ניסיון צבאי כטכנאי / ממפעל אלקטרוניקה- יתרון משמעותי
-ידע בקריאת שרטוטים-חובה
-אנגלית ברמה טובה המשרה מיועדת לנשים ולגברים כאחד.
"פריסייל" IOT לחברה מובילה מכפר סבא
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: כפר סבא 
תחומי המשרה: תוכנה, Presale - Post sale, חומרה, מהנדס RF, מכירות, מהנדס מכירות, הנדסה, מהנדס RF, מהנדס מכירות 
סוג/היקף המשרה: משרה מלאה 
לחברה מובילה מכפר סבא דרוש "פריסייל" בתחום ה IOT ל:

מתן תמיכה טכנית מלאה לפני ואחרי מכירה עבור מודולי IoT סלולריים LTE/5G, Cat-M ו-NB-IoT ונתבים תעשייתיים.
הובלת תהליכי Design-In אצל לקוחות והבטחת אינטגרציה מוצלחת של המוצרים באמצעות תרגום דרישות מסחריות לפתרונות טכניים אמינים.

תחומי אחריות עיקריים:
ניהול תהליך ה-Design-In הטכני כולל סקירת סכמות, ולידציית Layout והנחיית קונפיגורציית תוכנה.
תמיכה באינטגרציה של מודולים סלולריים ונתבים תעשייתיים במערכות IoT משובצות.
איתור ופתרון תקלות קישוריות מורכבות באמצעות ניתוח לוגים של AT Commands, איתות סלולרי לפי 3GPP, תעבורת TCP/IP ולוגי Linux בצד המארח.
דיבוג תקלות חומרה וממשקים כגון USB, UART, SPI ו-I2C.
תרגום דרישות לקוח למפרטים טכניים ולארכיטקטורות פתרון בשלב הפרה-סייל.
פתרון תקלות שטח הקשורות ל-gateways תעשייתיים, VPN, חומות אש וסביבות רשת ארגוניות.
המשרה לנשים וגברים כאחד!
דרישות:
ניסיון של 3-5 שנים בתמיכת IoT, תפקיד FAE או הנדסה טכנית מול לקוחות.
ידע מעמיק ב-LTE, 5G, Cat-M, NB-IoT, GNSS וטכנולוגיות RF.
שליטה ב-AT Commands, MBIM, QMI, פרוטוקולי TCP/IP ו-MQTT.
יכולות Troubleshooting חזקות בסביבת Linux עם יכולת ניתוח לוגי Kernel, דרייברים ואפליקציה; ניסיון ב- Embedded Linux - יתרון.
יכולת קריאה והבנה של סכמות חומרה וזיהוי בעיות ממשק או הספק.
ניסיון Hands-on עם Wireshark, כלי טרמינל, לוגי מודם ואוסצילוסקופ.
יכולות סקריפטינג ב- Python ויכולת קריאת קוד C / C ++ - יתרון.
ידע ב- RF ובתכנון אנטנות - יתרון. המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה מנהל /ת קו ייצור לחברה גלובאלית מובילה במודיעין
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: מודיעין מכבים רעות, רחובות 
תחומי המשרה: ייצור ותעשייה, מנהל ייצור, מהנדס ייצור, ניהול ייצור ותעשייה, הנדסה, מהנדס ייצור, הנדסאי מכונות, מנהל תפעול - ייצור ותעשייה, אחראי / מנהל משמרת בייצור ותעשייה 
סוג/היקף המשרה: משרה מלאה, עבודות ללא קורות חיים 
במסגרת התפקיד: ניהול העבודה בהתאם לתוכנית ויעדים, ביצוע ישיבות צוות שבועיות, עבודה מול מחלקות/ ממשקים פנימיים שונים, ניהול עובדים
משרה מלאה, א-ה, נכונות לשעות נוספות במידת הצורך
תנאים טובים למתאימים/ות
דרישות:
הנדסאי/ת תעשייה וניהול/מכונות
רקע כראש צוות/ניהולי/פיקודי-חובה!
ניסיון מחברות תעשייתיות-יתרון משמעותי
יחסי אנוש טובים, עבודה צוות, עבודה תחת לחץ המשרה מיועדת לנשים ולגברים כאחד.
לחברה ביטחונית דרוש /ה מנהל לתפעול ואחזקה
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: באר שבע, אשדוד, ראשון לציון, תל אביב יפו, כפר סבא 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, חשמלאי, מהנדס אלקטרוניקה, מנהל פרויקטים בחשמל / אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס חשמל 
סוג/היקף המשרה: משרה מלאה 
פיקוח וניהול מערך האחזקה והתפעול של החברה.
אחריות כוללת על מערכות חשמל ו/או אלקטרוניקה תעשייתיות.
פיקוח וניהול צוות עובדים גדול
טיפול בתקלות מורכבות ואיתור כשלים
בניית תוכניות אחזקה מונעת ואחזקה חזויה.
עבודה מול ספקים, קבלנים וגורמים בטחון ומוסדות.
עמידה בתקני בטיחות מחמירים ורגולציה ביטחונית.
דרישות:
השכלה: חשמל ו/או אלקטרוניקה.
ידע ונסיון בתפקיד ניהולי מעל 6 שנים לפחות
ניסיון בניהול אחזקה במפעל תעשייתי / אתר ביטחוני / תשתיות/מבנים
יכולת להובלת צוות עובדים גדול.
יכולת קריאת שרטוטים חשמליים ותוכניות בקרה.
ראיה עסקית, חשיבה תפעולית
תנאים יוצא דופן למתאימים המשרה מיועדת לנשים ולגברים כאחד.
יועץ /ת תשתיות
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: באר שבע, אופקים, שדרות 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס אזרחי, מדעי החיים, טבע וחקלאות, גיאוגרפיה, הנדסה, מהנדס אזרחי 
סוג/היקף המשרה: משרה מלאה, משרה חלקית, פרילנס, עבודה היברידית 
ליווי, תיאום ובקרה של פרויקטים בתחום התשתיות, כולל תכנון, ניהול ממשקים וסקירה מקצועית של תכניות והליכים מול גורמי מקצוע ורשויות. התמחות בפרויקטים הנדסיים ותשתיתיים שונים כגון מערכות מים וביוב, מתקני חשמל, גז ודלק, תחבורה - דרכים ומסילות ברזל, נמלים ומתקנים ציבוריים. מתן חוות דעת מקצועית, הכנת מסמכים ותסקירים, והבטחת עמידה בדרישות המזמין והתקנים הרלוונטיים.
דרישות:
השכלה:
בעל תואר ראשון בהנדסה ו/או בעל תואר ראשון באדריכלות ו/או בעל תואר ראשון בהנדסת סביבה ו/או בעל תואר בגאוגרפיה ו/או בעל תואר שני עם התמחות בתכנון ערים על הגדרותיו השונות ממוסד מוכר להשכלה גבוהה על פי החוק.

ניסיון:
ניסיון מקצועי של לפחות 4 שנים.
ניסיון מקצועי מוכח בין המועדים 01/2017 ועד למועד העמדת דרישה ליועץ/ת, עבור לפחות 5 תוצרים המפורטים להלן:
בדיקת תוכניות תשתית עבור מוסד תכנון ארצי, מחוזי או מקומי, במסגרת מינהל התכנון או לשכת תכנון מחוזית או בצוות של מהנדס ועדה מקומית.
תכנון, ליווי או בקרה של תכנית לתשתיות.
הכנה וקידום של מסמך מדיניות בתחום תשתיות. המשרה מיועדת לנשים ולגברים כאחד.
מהנדס /ת תחזוקה וייצור של רדיו-תרופות
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: ירושלים 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מהנדס מכונות, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס חשמל, מהנדס מכונות, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה, מתאים גם להורים / שעות גמישות, מתאים גם לבני 50 פלוס, מתאים גם למגזר החרדי, מתאים גם למגזר הדתי 
לחברת ש.ר.י. העוסקת בייצור ופיתוח רדיותרופות להדמיה גרעינית מולקולרית ולרדיותרפיה דרוש/ה מהנדס/ת להשתלבות במערך התחזוקה והייצור.
התפקיד כולל:
תחזוקת מערכות מורכבות מאיצי חלקיקים, תאים חמים, רובוטים, ציוד אנליטי ומערכות ממוחשבות.
עבודה בסביבה טכנולוגית חדשנית ומאתגרת.
עבודה בחדרים נקיים.
ביצוע סינתזות של רדיו-תרופות.
השתלבות במערך GMP.
עבודת צוות.
העבודה בירושלים בקמפוס הדסה עין כרם.
דרישות:
תואר רלוונטי (הנדסת מכונות/ הנדסת אלקטרוניקה /הנדסת חשמל).
ידע באלקטרוניקה.
ידע במערכות ממוחשבות, יכולת תמיכה במערך המחשוב (יתרון).
רמת אחריות אישית גבוהה.
עבודה בשעות לא שגרתיות.
יכולת טכנית גבוהה.
יכולת עבודה עצמאית ובתנאי לחץ.
אנגלית ברמה טובה מאוד (דיבור, קריאה וכתיבה).
יוזמה ויצירתיות. המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת תפעול ופרויקטים לתחום מערכות טיהור אויר
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: פתח תקווה 
תחומי המשרה: אחזקה ואנשי מקצוע, הנדסה, מהנדס מיזוג אויר, מהנדס מיזוג אוויר, מנהל פרויקטים - אנרגיה סולארית / ירוקה 
סוג/היקף המשרה: משרה מלאה 
לחברה יבואנית בתחום טיהור אויר ונטרול ריחות דרוש/ה מנהל /ת תפעול ופרויקטים
ניהול תפעול שוטף: אספקות, התקנות, לוגיסטיקה וספקים.
ניהול פרויקטים מקצה לקצה - תכנון, לוז, תקציב ובקרה.
תיאום בין מכירות, הנדסה, שירות, לקוחות וקבלני משנה.
אחריות לעמידה בדרישות רגולציה, איכות ובטיחות.
דרישות:
- תואר מהנדס/הנדסאי מכונות /מיזוג אויר - חובה
- ניסיון בניהול תפעול ו/או פרויקטים - חובה.
- ניסיון בעבודה עם מערכות טכניות / תעשייתיות - יתרון.
- יכולת ניהול משימות מרובות וממשקים רבים.
- הבנה טכנית ושליטה ביישומי ה-office.
- אנגלית קריאה כתיבה ודיבור ברמה טובה - חובה
- יושרה ואמינות, חריצות ומחויבות להצלחה.
- העבודה בסביבה נעימה ובתנאים טובים
נא לציין ציפיות שכר המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה מנהל /ת מוצר טכני ופיתוח עסקי
Sun, 08 Mar 2026 14:45:00 GMT
מיקום המשרה: באר שבע, קרית גת, אשקלון, קרית מלאכי, אשדוד 
תחומי המשרה: ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס מכונות, הנדסאי מכונות, מתכנן מכני, מוצר, Product Manager, Product Strategy 
סוג/היקף המשרה: משרה מלאה 
לחברה מובילה בקריית גת חברה יצרנית בתחום רכיבים למכונות תעשייתיות
דרוש/ה מנהל /ת מוצר טכני ופיתוח עסקי
תפקיד שמשלב הבנה טכנית עמוקה עם אחריות עסקית ושיווקית
עבודה גלובלית מול לקוחות B2B בשוק התעשייתי

התפקיד כולל:
פיתוח וניהול מוצרים תעשייתיים
חיבור בין הנדסה, שוק ולקוחות
מיפוי שווקים וניתוח מגמות
עבודה עם צוותי מכירות, הנדסה ואנליזה
דרישות:
ניסיון קודם בניהול מוצר / פיתוח עסקי טכני
הבנה טכנית במכונות / ציוד מכני
אנגלית גבוהה מאוד
ניסיון בעבודה מול לקוחות טכניים (B2B) המשרה מיועדת לנשים ולגברים כאחד.
שפיר מגייסת הנדסאי.ת ביצוע מנוסה עתודה לניהול פרויקטים במפעל הטרומי
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: זנוח, בית שמש, ירושלים 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס ביצוע, הנדסאי בניין 
סוג/היקף המשרה: משרה מלאה, לדוברי שפות, מתאים גם למגזר הדתי 
מחפשים את השלב הבא בקריירה?
אנחנו מגייסים הנדסאי/ת ביצוע מנוסה לעבודה במפעל הטרומי של שפיר במחצבת זנוח תפקיד שמשלב עשייה מקצועית בשטח עם הזדמנות אמיתית להתפתח לתפקיד ניהולי משמעותי.

על התפקיד:

בשלב הראשון עבודה כהנדסאי/ת ביצוע במפעל הטרומי, אחריות על יישום ובקרה של פרויקטים, תיאום עם ממשקים הנדסיים ופתרון אתגרים טכניים בזמן אמת.
בהמשך התפתחות לעתודה ניהולית במפעל, הכוללת אחריות על צוותים, ניהול פרויקטים והובלת תהליכי ייצור וביצוע.
דרישות:
הנדסאי/ת בניין או מהנדס/ת אזרחי/ת
ניסיון של לפחות שנתיים בתשתיות או בעבודות גמר / ביצוע שטח
יכולת ניהול עצמית גבוהה, אחריות וראש גדול
יכולת עבודה בצוות וממשק טוב עם גורמים שונים
נכונות לעבודה דינמית ומאתגרת בסביבת ייצור

למה אצלנו?
תפקיד משמעותי עם אופק ניהולי אמיתי
תהליך הכשרה מקצועית מובנה וליווי צמוד
סביבת עבודה יציבה, טכנולוגית ומאתגרת המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ה מנהל /ת ספקים בתחום המכניקה בתעשייה הביטחונית
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: יהוד מונוסון 
תחומי המשרה: רכש ולוגיסטיקה, מנהל רכש, הנדסה, מהנדס תעשיה וניהול, הנדסאי תעשייה וניהול, מהנדס תעשייה וניהול 
סוג/היקף המשרה: משרה מלאה 
לחברה ביטחונית מובילה באזור יהוד דרוש/ה מנהל /ת ספקים בתחום המכניקה לניהול ספקים קריטיים בפרויקטים טכנולוגיים מורכבים.

תיאור התפקיד:
- ניהול ספקים עיקריים וקריטיים בתחום המכניקה
- עבודה תחת ראש תחום, בשיתוף פעולה עם אנשי רכש וקבלני משנה
- ניהול ממשקי עבודה מול תכנון וייצור, ביקורת איכות, כספים, הנדסה ופרויקטים
- עבודה שוטפת במערכת ERP, הפקת דוחות ודיווחים שבועיים
- קריאה והבנה של מסמכים הנדסיים: שרטוטים מכניים וSOW

משרה מלאה הכוללת נסיעות מרובות לספקים בארץ (ולעיתים רחוקות גם לחול)
דרישות:
הנדסאי/ת או תואר ראשון בהנדסת תעשייה וניהול / לוגיסטיקה / מכניקה - חובה
ניסיון של 5-7 שנים ברכש וניהול ספקים בתחום טכנולוגי - חובה
ידע טכני והבנה של תהליכים הנדסיים ושרטוטים
ניסיון בניהול משא ומתן מול ספקים
אנגלית ברמה גבוהה - חובה
שליטה ביישומי Office ועבודה בסביבה ממוחשבת המשרה מיועדת לנשים ולגברים כאחד.
חשמלאי /ת מוסמך /ת
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: בית שמש, ירושלים, מודיעין מכבים רעות, לוד, שוהם 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, חשמלאי, הנדסה, מהנדס חשמל, טכנאי חשמל 
סוג/היקף המשרה: משרה מלאה 
לחברה המובילה בתחומה דרוש/ה
חשמלאי/ת לביצוע עבודות חשמל במפעל ובאתי הלקוח, הכוללת הרכבה
חיווט ותפעול של ארונות חשמל ומכלולים חשמליים
עבודה לפי שרטוטים
והקפדה על תקנים ונהלי בטיחות
הרכבה וחיווט של ארונות חשמל ומכלולים חשמליים ביצוע חיווטי חשמל פנימיים וחיצוניים בהתאם לשרטוטים קריאה והבנה של שרטוטי חשמל, סכמות ולוחות חיווט כתיבה ועדכון שרטוטי חשמל בסיסיים בהתאם לביצוע בפועל בדיקות תקינות, איתור ותיקון תקלות חשמל עבודה עם כלי עבודה וציוד מדידה
דרישות:
רישיון חשמלאי מוסמך / מעשי / ראשי - חובה ניסיון מוכח בהרכבת ארונות חשמל וחיווט - חובה ידע בהרכבת מכלולים חשמליים - חובה יכולת קריאה וכתיבה של שרטוטי חשמל ועבודה על solidworks electrical - חובה ניסיון בעבודה לפי שרטוטים וסכמות - חובה יכולת קריאה ודיבור באנגלית טכנית - חובה ניסיון בעבודה עם ציוד תעשייתי - יתרון נכונות לעבודה במפעל ובאתרי לקוח - יתרון כישורים אישיים: סדר, דיוק וירידה לפרטים אחריות ומוסר עבודה גבוה יכולת עבודה עצמאית ובצוות תודעת שירות ויחסי אנוש טובים הקפדה על בטיחות ונהלים המשרה מיועדת לנשים ולגברים כאחד.
טכנולוג /ית בקרה למחלבת תל יוסף
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: תל יוסף 
תחומי המשרה: ייצור ותעשייה, מדעי החיים, טבע וחקלאות, מדעים מדוייקים, מהנדס מכונות, הנדסה, מהנדס כימיה, מהנדס מזון, מהנדס מכונות, מהנדס מזון, מהנדס כימיה, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה 
מחפשים טכנולוג/מהנדס תהליך להצטרף לצוות הפרויקטים שלנו בתחום הבקרה. התפקיד מציע הזדמנות ייחודית להיות שותף לפרויקט מוביל, הכולל עבודה טכנית ומקצועית ברמה הגבוהה ביותר.

תחומי אחריות:
ביצוע סימולציות,הרצה ובדיקות שטח לצורך אימות תהליכים ובחינת מערכות הבקרה.
אפיון טכני של ציוד ומכשור חדש
תיאום בין גורמים שונים בארגון ( הנדסה, טכנולוגיה, תחזוקה ותפעול).
פתרון בעיות טכניות ותמיכה שוטפת בפרויקט עד לשלב המסירה לשוטף.
עדכון מסמכי פרויקט: P&ID, FDS, PFD
דרישות:
תואר ראשון בהנדסה כימית/מזון/מכונות או תחום רלוונטי אחר.
ניסיון בתחום תהליכי יתרון
היכרות עם תהליכי בקרה, מערכות אוטומציה וסביבת עבודה תעשייתית-יתרון
יכולת טכנית גבוהה בהבנת שרטוטים, P&ID, וניתוח תהליכים-חובה!
תקשורת בינאישית טובה, יכולת עבודה בצוות וניהול ממשקים מרובים.
גמישות בשעות העבודה בהתאם לצורכי הפרויקט.
יכולת עמידה בלחצים ובתנאי עבודה משתנים.
שליטה באנגלית טכנית חובה. המשרה מיועדת לנשים ולגברים כאחד.
ONE מגייסת לארגון מוביל מפתח /ת בכיר /ה בתחום פיתוח דיגיטל
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מתכנת React, מתכנת Backend 
סוג/היקף המשרה: משרה מלאה 
מתן פתרונות טכנולוגיים וארכיטקטוניים HO והובלה מקצועית של פיתוח אתרי אינטרנט ואפליקציות מובייל חדשניים בסביבת Web מתקדמת
עבודה בסביבה המשלבת אינטגרציה עם מערכות ליבה ומערכות צד שלישי
בניית סביבות פיתוח בשיתוף פעולה עם גורמי תשתיות וארכיטקטורה באגף מערכות מידע ועם ספקי טכנולוגיה בארץ ובחו"ל
הובלת תהליכי R&D ושמירה על חדשנות ועדכניות טכנולוגית בתחום
תמיכה, ליווי והכוונה מקצועית של צוותי הפיתוח
דרישות:
לפחות 5 שנות ניסיון מוכח ומצטבר בפיתוח אתרי אינטרנט ואפליקציות מובייל - חובה.
לפחות 3 שנות ניסיון מוכח בארכיטקטורת פתרונות בפיתוח דיגיטל - חובה
לפחות 3 שנות ניסיון בפיתוח backend בטכנולוגיות ‎.Net עדכניות - חובה
לפחות 3 שנות ניסיון בפיתוח אתרי אינטרנט ריספונסיביים בטכנולוגיית ‎ React.js - חובה
ניסיון בפיתוח אפליקציות בטכנולוגיית React Native - יתרון משמעותי
ניסיון מעשי בעבודה מול APIs של LLM - יתרון משמעותי
ניסיון בעבודה בארגון גדול ומרובה ממשקים ומערכות - יתרון המשרה מיועדת לנשים ולגברים כאחד.
ראש מחלקת ניהול פרויקטים לחברה ותיקה בשרון
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: רעננה 
תחומי המשרה: בניין, בינוי ותשתיות, חשמל ואלקטרוניקה, רכש ולוגיסטיקה, מהנדס אלקטרוניקה, הנדסה, מהנדס אלקטרוניקה, מהנדס תעשיה וניהול, מהנדס תעשייה וניהול, מנהל מחלקת הנדסה, מנהל מחלקת הנדסה 
סוג/היקף המשרה: משרה מלאה 
לחברה מצוינת באזור השרון הנותנת שירותים לחברות ביטחוניות דרוש/ה
ראש מחלקת ניהול פרויקטים לניהול צוות של מנהלי פרוייקטים יחד עם שלו,
עבודה מול חברות ביטחוניות,
מישהו שנמצא בפרטים הקטנים של הפרויקטים, עם יכולת אנליטית טובה.
משרה מלאה, כולל רכב,
א-ה
דרישות:
השכלה בתחום תעשיה וניהול-יתרון גדול
נסיון בעבודה מול לקוחות בטחוניים-יתרון גדול
כישורים אנליטיים, עבודה עם דוחות-חובה
ניסיון בניהול צוות לפחות שנתיים
יכולת ראיה מרחבית עם יכולת להכנס לפרטים
אישיות חזקה ונעימה
יכולת פרזנטטיבית המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת תפעול למגדל חדש (עירוב שימושים)
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, חשמלאי, ייצור ותעשייה, מהנדס מכונות, הנדסה, מהנדס חשמל, מהנדס מכונות, הנדסאי מכונות, מתכנן מכני, הנדסאי חשמל 
סוג/היקף המשרה: משרה מלאה 
תפקיד מאתגר הכולל אחריות על תפעול וניהול מערכות במגדל חדש, כולל חיבורו לקומפלקס מבנים קיים.
התפקיד משלב ליווי של שלבי ההקמה והמסירה מול הקבלן המבצע וחברת הפיקוח, ועד לניהול השוטף של מערכות המבנה וכניסת שוכרים.
ליווי הקמה ותיאום מערכות חדשות (חשמל, מיזוג אוויר, אינסטלציה, מעליות, פיקוד ובקרה) וחיבורן למערכות קיימות במתחם.
הובלת עבודה מול קבלנים, חברות פיקוח ומחלקות הנדסה, בינוי, תפעול, כספים ושיווק.
בהמשך התפקיד יכלול גם הקמה וניהול צוות אחזקה, בניית תוכניות עבודה, טיפול בתקלות מורכבות וביצוע פרויקטים תפעוליים רחבי היקף.
אחריות על רכש ותקציבים, כתיבת דוחות תפעוליים וניהול תהליך מסירת משרדים לשוכרים.
משרה מלאה, א'-ה'.
כפיפות לסמנכ"ל תפעול.
דרישות:
תואר מהנדס/ת או הנדסאי/ת חשמל / מכונות או חשמלאי/ת ראשי/ת - חובה
5 שנות ניסיון ומעלה בניהול תפעול ואחזקה של מבנים גדולים או פרויקטים מורכבים - חובה
ניסיון בניהול עבודות חשמל באתרים גדולים וטיפול בתקלות מורכבות - חובה
שליטה במערכות פיקוד ובקרה ויכולת קריאת תוכניות חשמל, אינסטלציה ומיזוג אוויר
ניסיון בהובלת צוותי תפעול ואחזקה
ניסיון רלוונטי ממבנים חדשים, גורדי שחקים או מתחמי עירוב שימושים - יתרון משמעותי המשרה מיועדת לנשים ולגברים כאחד.
סטודנט.ית לאווירונאוטיקה
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: מודיעין מכבים רעות 
תחומי המשרה: תעופה וימאות, הנדסה, מהנדס אווירונאוטיקה, מהנדס אווירונאוטיקה 
סוג/היקף המשרה: משרה מלאה 
לאתר החברה במודיעין דרוש.ה סטודנט.ית לצוות אווירודינמיקה בתחום מדעי טיסה
במסגרת התפקיד
תכן וניתוח תצורות אווירודינמיות לרבות CFD, ניסויי טיסה וניסויי מנהרה
העבודה כוללת הכרות עם מגוון פלטפורמות, בסביבת עבודה דינאמית ומאתגרת
דרישות:
סטודנט.ית מפקולטות אווירונאוטיקה/מכונות עם התמחות בזרימה בעל.ת יתרת לימודים של שנה וחצי לפחות
סטודנט.ית לתואר שני- יתרון
ידע באווירודינאמיקה / מכניקת הטיס
ידע ב CFD - יתרון משמעותי
ידע ב Matlab ותוכנות תיב"ם - יתרון
יכולת להשתלב בעבודה עם דיסציפלינות הנדסיות אחרות
יכולת למידה עצמאית, עבודה בקבועי זמן קצרים
בעל.ת יחסי אנוש טובים, סקרנות, ראש גדול


**רק פניות מתאימות יענו המשרה מיועדת לנשים ולגברים כאחד.
Program Manager
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: חולון 
תחומי המשרה: תוכנה, חשמל ואלקטרוניקה, מהנדס חשמל, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מהנדס חשמל 
סוג/היקף המשרה: משרה מלאה 
לאתר החברה בחולון דרוש.ה מנהל.ת תוכנית למערכות אלינט ו-EW

במסגרת התפקיד:

עבודה מול קבלן ראשי, קבלני משנה ולקוח
ליווי הפרויקט בכל השלבים, אפיון, דרישות מפגשים עם הלקוח בדיקות, אספקות התקנות וניסויים
דרישות:
תואר ראשון בהנדסת חשמל / תוכנה
5 שנות ניסיון בפרויקטים מערכתיים
רקע במערכות אלינט ול"א יתרון
היכרות עם השוק הביטחוני
נכונות לנסיעות לחו"ל
אנגלית ברמה גבוהה
יחסי אנוש מעולים

*רק פניות מתאימות ייענו המשרה מיועדת לנשים ולגברים כאחד.
מנהל /ת פרויקט למגורים רווי קומות, /ציבורי JB-2175
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: ירושלים, תל אביב יפו, אבן יהודה, נשר, קצרין 
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, מהנדס אזרחי, מנהל פרויקטים בבינוי ותשתיות, הנדסה, מהנדס אזרחי, מהנדס בניין 
סוג/היקף המשרה: משרה מלאה 
לחברות בניה דרוש /ה מנהל /ת פרויקטים לפרויקט מגורים רווי קומות / ציבורי
בעל /ת יכולות ניהול וביצוע, ניהול קבלני משנה, ניהול צוות עובדים, עמידה בלוחות זמנים תוך שמירה על איכות הביצוע ובטיחות, ניהול המערכות בבניין, אישורי חשבונות ספקים וקבלנים, טיפול בטופס 4 וכו'.
תנאים טובים למתאימים /ות.
דרישות:
מהנדס /ת אזרחי /ת - חובה.
מהנדס רשוי - חובה
בעל /ת ניסיון כמנהל /ת פרויקט מגורים וציבורי.
ביצע פרויקט משלב החפירה עד מסירה המשרה מיועדת לנשים ולגברים כאחד.
דרוש /ים מנהלי עבודה למגוון תפקידים בפריסה ארצית- שכר גבוה ותנאים מעולים!
Sun, 08 Mar 2026 14:40:00 GMT
מיקום המשרה: באר שבע, ירושלים, תל אביב יפו, הרצליה, חיפה 
תחומי המשרה: בניין, בינוי ותשתיות, מנהל עבודה, הנדסה, מהנדסים - אחר, ניהול בינוי ותשתיות 
סוג/היקף המשרה: משרה מלאה 
ניהול ופיקוח על עבודות בנייה באתר, משלב ההתארגנות ועד למסירה.
ניהול קבלני משנה, עובדים וספקים בשטח.
אחריות על עמידה בלוחות זמנים, תקציב ואיכות הביצוע.
בקרה על יישום נהלי בטיחות ותקנים הנדסיים.
עבודה שוטפת מול מנהלי פרויקטים, מהנדסים ומפקחים.
טיפול בבעיות ביצוע ומתן פתרונות בזמן אמת.
דרישות:
תעודת מנהל /ת עבודה מוסמך/ת מטעם משרד העבודה - חובה.
ניסיון של לפחות שנה בניהול עבודה בפרויקטי בנייה - חובה.
ניסיון בעבודה מול קבלני משנה וניהול צוותי שטח - חובה.
היכרות עם תחום הבנייה הרוויה / מסחרית / ציבורית - יתרון משמעותי.
יכולת ניהול והובלה, אסרטיביות ועמידה בלחץ.
זמינות למשרה מלאה ולעבודה בשטח.
נכונות לעבודה בפריסה ארצית.

*המשרה מיועדת לנשים ולגברים כאחד* המשרה מיועדת לנשים ולגברים כאחד.
מהנדס.ת תנאי סביבה ודינמיקה
Sun, 08 Mar 2026 14:38:00 GMT
מיקום המשרה: מודיעין מכבים רעות, נס ציונה, באר יעקב, לוד, ראשון לציון 
תחומי המשרה: ייצור ותעשייה, מדעי החיים, טבע וחקלאות, מהנדס סביבתי, תעופה וימאות, מהנדס מכונות, הנדסה, מהנדס סביבתי, מהנדס מכונות, מהנדס אווירונאוטיקה, מהנדס אווירונאוטיקה, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה 
גם בימים מורכבים אלה אנו ממשיכים לגייס ולפעול, ומאמינים בחשיבות של יציבות תעסוקתית והמשכיות. קבוצת אשד מגייסת מהנדס.ת תנאי סביבה ודינמיקה לארגון בטחוני מוביל באזור המרכז.

התפקיד כולל:
ביצוע אנליזות דינמיות באמצעות תוכנות אלמנט סופי (FEA) להערכת תנאי סביבה דינמיים (רעידות,
הלמים וכו').
ביצוע אנליזות מודליות של כלים מוטסים להערכת התכונות הדינמיות שלהם (תדרים עצמיים וצורות
עצמיות).
מחקר ויישום של שיטות ומודלים חדשים להערכת תנאי סביבה ייחודיים.
תכנון, ליווי, ביצוע, וניתוח תוצאות של ניסויים דינמיים שונים (ניסויי הרעדה, הלמים פירוטכניים,
אקוסטיקה ועוד).
ליווי ניסויים מוטסים מערכתיים, ניתוח המדידות ויישומן בהיבט תנאי הסביבה הפרויקטליים.
הגדרת מפרטי דרישות תנאי סביבה לציוד קרקעי ומוטס, ליווי תהליכי הוכחת כושר ואישורם.
דרישות:
תואר ראשון בהנדסת מכונות/אווירונאוטיקה - חובה
תואר גבוה רלוונטי - יתרון
ותק - 3 שנים לפחות בתחומי האנליזות חוזק/ דינמיקה או ניסויים- חובה
ניסיון בתכנות הנדסי ( Python,Matlab)- חובה
יכולת לקיחת אחריות והובלת משימות עצמאית
יכולת עבודה מטריציונית מול ריבוי ממשקים
ניסיון בתוכנת Patran/Nastran - יתרון
ידע בעיבוד אותות פיזיקאליים ותהליכים אקראיים(רעידות, הלמים) - יתרון
היכרות עם תקני הנדסת תנאי סביבה (-810STD-MIL או מקביל) - יתרון המשרה מיועדת לנשים ולגברים כאחד.
SoC Test Hardware Engineer, Cloud
Fri, 13 Feb 2026 11:15:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חומרה, מהנדס חומרה, הנדסה, מהנדס רכיבים, מהנדס אנאלוגי, מהנדס דיגיטלי, מהנדס חומרה, מהנדס מיקרוגל 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will help to manufacture the SoCs that power these data centers by developing and deploying comprehensive manufacturing test and data analytics solutions for high volume manufacturing at wafer fabs and OSATs. This is an opportunity to create silicon in the most advanced technologies and follow it into the field to close the loop back to design and test for the next generation of chips. You will help to integrate SoC technologies into devices and drive manufacturing test flows to assure performance and screen devices. You will drive yield improvement, cost optimization and work closely with cross functional teams to ensure the optimal test coverage in production to ensure high quality SoCs. You will have an understanding of IC flows, wafer processing, testing, qualification, diagnostics, and failure analysis. You will help design, deploy and maintain hardware required to screen high performance compute silicon at various stages of the manufacturing pipeline.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage ATE platform setup (including loadboard/probecard design) and change kit, SLT bench platform, and handler.
Identify and screen potential vendors (including technological and budgetary assessment) and track and verify progress at all stages of the design.
Define probecard and loadboard requirements based on testing strategy, accounting for test time, tester memory, and budget.
Review SI/PI simulations and final design signoff.
Validate probecard and loadboard hardware and open testing pipeline.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
5 years of experience in multi-disciplinary semiconductor hardware engineering and systems.
Experience in loadboard or probecard design, including SI/PI simulations, layout reviews, and schematic reviews.
Experience in Automated Test Equipment (ATE) test methodologies and their impact on hardware requirements/design.
Preferred qualifications:
Experience with semiconductor handlers, including Chroma or Hontech.
Experience in BurnIn hardware.
Experience managing the complete test hardware life-cycle, from initial design and NPI enablement through to final production deployment.
Experience in multi-disciplinary thermo-electro-mechanical systems.
This position is open to all candidates.
SOC Design Verification Engineer, Cloud
Fri, 13 Feb 2026 11:11:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: אבטחת מידע וסייבר, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a SoC Design Verification Engineer, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure.
As part of our server chip design team, you will verify digital designs. You will collaborate closely with design and verification engineers on projects and perform direct verification. You will build efficient and effective constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and Universal Verification Methodology (UVM), or formally verify designs with SystemVerilog Assertion (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
4 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital systems using standard IP components/interconnects (microprocessor cores, hierarchical memory subsystems).
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with verification techniques, and the full verification life-cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
Hardware Emulation Engineer, Networking, Cloud
Fri, 13 Feb 2026 11:08:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חומרה, מהנדס חומרה, הנדסה, מהנדס רכיבים, מהנדס אנאלוגי, מהנדס דיגיטלי, מהנדס חומרה, מהנדס מיקרוגל 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Maintain and upgrade emulation models and infrastructure and act as a primary interface to emulation vendors.
Explore emulation methodologies, gather feedback from the team and customers, and implement emulation workflows and methodologies.
Create tooling and automation to support emulation EDA tools, licensing, and job management in our company infrastructure.
Support emulation team members with debugging hardware, tooling, and project-specific issues.
Help to bring up external interfaces (e.g., DDR, PCIe, Ethernet, etc.) on the emulation platforms and create standalone test cases for tool issues encountered in the emulation compile and runtime flows.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
3 years of experience with Emulation systems (ZeBu Server, Palladium, Veloce), compilation, debug, performance and methodology enhancements.
Experience with coding and scripting in C, C++, Perl, TCL, or Python.
Experience with coding in Verilog/SystemVerilog for design.
Experience with associated EDA tools, automation, and flow enhancements.
Experience with design debug tools (e.g., Verdi, Verisium).

Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience with hardware verification concepts and tools (simulation, coverage, assertions, understanding of CPU Arch, SoC, Fabric, Networking).
Experience in embedded software and firmware (Linux drivers, Firmware validation).
Experience with Hybrid Emulation or Speed Bridges.
Experience with FPGA systems (e.g., EP, HAPS, Protium), compilation, debug, performance and methodology enhancements.
This position is open to all candidates.
מנהל /ת מערכות תפעול וקשרי לקוחות | פתח - תקווה
Fri, 13 Feb 2026 11:04:00 GMT
מיקום המשרה: פתח תקווה 
תחומי המשרה: רכש ולוגיסטיקה, הנדסה, מהנדס תעשיה וניהול, מערכות מידע, מנהל מערכות מידע CIO, מהנדס תעשייה וניהול 
סוג/היקף המשרה: משרה מלאה 
מנהל /ת מערכות תפעול וקשרי לקוחות | פתח - תקווה
תפקיד שמשלב ERP, אנשים והשפעה עסקית אמיתית
חברה תעשייתית מובילה בצמיחה ושדרוג טכנולוגי מחפשת גורם מוביל שייקח חלק במהלך משמעותי שמשנה את הדרך שבה הארגון עובד - תפעולית ושירותית
זה לא עוד תפקיד תפעולי - זו עמדת השפעה בלב העשייה, עם חיבור ישיר בין מערכות, ייצור ולקוחות עסקיים (לא מדובר במכירות אלא בשירות)
מה מחכה לך בתפקיד?
הובלת הטמעת מערכת ERP חדשה במחלקות הייצור והתפעול
הקמה וניהול של צוות Account Managers
חיבור בין צרכי לקוחות ליכולות הייצור (יחד עם התפ"י)
עבודה עם נתונים ותהליכים לשיפור זמני אספקה ורווחיות.
דרישות:
תואר בהנדסת תעשייה וניהול / מערכות מידע
ניסיון של 3+ שנים בהטמעת ERP בסביבה יצרנית (Priority / SAP - יתרון)
ניסיון בהובלת פרויקטים או צוותים
יכולת לנהל ממשקים ולעבוד מול לקוחות
חשיבה מערכתית, גישה טכנולוגית וטכנית ויכולת להוביל שינוי. המשרה מיועדת לנשים ולגברים כאחד.
למרכז רפואי דרוש /ה מהנדס /ת
Fri, 13 Feb 2026 11:03:00 GMT
מיקום המשרה: רמת גן 
תחומי המשרה: בניין, בינוי ותשתיות, חשמל ואלקטרוניקה, מהנדס חשמל, ייצור ותעשייה, מהנדס אזרחי, מהנדס מכונות, הנדסה, מהנדס אזרחי, מהנדס חשמל, מהנדס מכונות, מתכנן מכני 
סוג/היקף המשרה: משרה מלאה, עבודה ציבורית / ממשלתית 
מרכז רפואי מזמין אותך להוביל את אחד מפרויקטי התשתית הלאומיים החשובים בישראל: הקמת בית החולים ע"ש פרס בבאר שבע. זו ההזדמנות שלך להטביע חותם הנדסי משמעותי, משלב התכנון הראשוני ועד למסירת המפתח והפעלה מלאה של מערך רפואי מתקדם.
מה התפקיד כולל?
הובלה אסטרטגית: ייעוץ הנדסי בכיר להנהלת חברת ההקמה בכל תחומי התשתיות והבינוי.
ניהול רב-תחומי: ליווי תכנון והקמה של מערכות מורכבות (אלקטרומכניקה, רובוטיקה, טכנולוגיות רפואיות ושינוע לוגיסטי).
חדשנות וייעול: בחינת חלופות הנדסיות חכמות לחיסכון באנרגיה ואמינות מערכות.
ניהול ממשקים : עבודה מול משרדי ממשלה, משרד הבריאות, קבלנים וצוותי הנדסה מקצועיים.
אחריות מקצה לקצה: ניהול תקציבים, לוחות זמנים, חוזים ובקרת איכות קפדנית.
משרה מלאה.
דרישות:
השכלה: מהנדס/ת מכונות / אזרחי / חשמל (רשום/ה בפנקס המהנדסים) - חובה.
ניסיון: לפחות 6 שנות ניסיון בניהול ביצוע והנדסה של פרויקטים מורכבים (או 4 שנים לבעלי תואר שני).
מומחיות: ידע מוכח בניהול צוותים, תקציבים ולוחות זמנים במערכות מידע הנדסיות.
שפות: עברית ברמה גבוהה ואנגלית טכנית מצוינת.
יתרון משמעותי: ניסיון בהקמת מוסדות רפואיים/ציבוריים ועבודה מול רגולציה של משרד הבריאות. המשרה מיועדת לנשים ולגברים כאחד.
מהנדס/ת אזרחי/ת / הנדסאי/ת בניין
Fri, 13 Feb 2026 10:58:00 GMT
מיקום המשרה:  
תחומי המשרה: בניין, בינוי ותשתיות, מהנדס בניין, מהנדס אזרחי, הנדסה, מהנדס אזרחי, מהנדס בניין, הנדסאי בניין 
סוג/היקף המשרה: משרה מלאה 
מהנדס/ת אזרחי/ת / הנדסאי/ת בניין
משרה מסווגת | אזור המרכז והסביבה
דרוש מהנדס / הנדסאי מנוסה להשתלבות בפרויקטים מסווגים - משרד הבטחון.

משרה יציבה ובעלת ערך
פרויקטים מאתגרים ומעניינים
תנאים מצוינים למתאימים/ות
דרישות:
מהנדס/ת אזרחי/ת - 8+ שנות ניסיון
או
הנדסאי/ת בניין - 10+ שנות ניסיון
ניסיון בפיקוח/ ניהול פרויקטים - יתרון
שירות צבאי מלא - חובה
סיווג ביטחוני קיים - יתרון (אפשר להתחיל תהליך) המשרה מיועדת לנשים ולגברים כאחד.
Production Quality Engineer
Fri, 13 Feb 2026 00:02:00 GMT
מיקום המשרה: בית שאן 
תחומי המשרה: אבטחת איכות QA, מהנדס בדיקות, חשמל ואלקטרוניקה, ייצור ותעשייה, מנהל איכות | מנהל QA, הנדסאי אלקטרוניקה, הנדסה, מהנדס בדיקות, מהנדס איכות 
סוג/היקף המשרה: משרה מלאה 
לדי.אר.אס. ראדא טכנולוגיות, חברה בטחונית מובילה המפתחת ומייצרת מערכות מכ"מ מצילות חיים , מגייסת מהנדס.ת איכות מנוסה בעל.ת ניסיון בהובלת תהליכים לביצוע תחקירי כשל למפעל הייצור בבית שאן תחומי אחריות:
* ביצוע תחקירי איכות לאירועי כשל וחריגות, כולל ניתוח כשלים שורשיים והנעת תהליכי טיפול ובקרה לפעילות מתקנת
* ביצוע מבדקים פנימיים, כולל היכרות עם דרישות תקן תעופתי, מעקב ובקרה על פערים שהתגלו
* ניתוח נתונים, הצגת מגמות וסטטיסטיקות באופן שוטף
* יצירת תוכנית שיפורים וביצוע מעקב ובקרה לביצוע
* יכולת עבודה משולבת (פיתוח, הנדסה, רכש, ייצור) עם מוצרים בשלב NPI
* בניית מצגות, הובלת פגישות מול צוות עבודה מולטידציפלינרי
* אחריות כוללת על תהליכי האיכות בייצור מוצר צבאי, כולל FMEA, טיפול ב- MRB
* יכולת גבוהה בהבנה וקריאה של מפרטים הנדסיים ושרטוטים
* שליטה ביישומי מחשב, מצגות, התנסחות קצרה וממוקדת, אנגלית ברמה גבוהה, כישורי עבודת צוות וממשקים
* עבודה בסביבה מאתגרת ולחוצה ונכונות לעבודה בשעות נוספות
דרישות:
דרישות:
* השכלה בהנדסת איכות, הנדסת תעשיה וניהול, הנדסאי.ת אלקטרוניקה (עדיפות להשכלה טכנולוגית)
* רקע וניסיון (כשנתיים לפחות) בתחום האיכות כמהנדס.ת איכות או ראש צוות איכות
* רקע והיכרות עם סביבת עבודה של הרכבות אלקטרוניות ומכאניות
* היכרות ועבודה בהתאם לתקן תעופתי AS9100 – יתרון
* ניסיון בהובלת תחקירי כשל של צוותים מולטידסיפלנריים
* שליטה באנגלית ברמה טובה - חובה
* ידע טוב בסביבה ממוחשבת OFFICE כולל הכנה והצגת מצגות הדרכה מקצועיות, שליטה באקסל, יכול התבטאות וניסוח טובים בעברית ובאנגלית
* כישורי ניתוח, תמציתיות, יכולת למידה עצמאית וסגירת קצוות.
* יכולת קריאה והבנת מסמכי בדיקה מפרטים טכניים וקריאת שרטוטים – חובה
* יכולת כתיבת נהלים והוראות ברורות וממוקדות
* הבנה והכרה של תקני ייצור IPC אלקטרוניקה ומכניקה – יתרון
* תקשורת בין-אישית, יכולת עבודה בצוות וניהול ממשקים מרובים
* משרה מלאה באתר, נכונות לעבודה בשעות נוספות המשרה מיועדת לנשים ולגברים כאחד.
CPU Workload Analysis Researcher, PhD Graduate, Cloud
Thu, 12 Feb 2026 19:58:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מתכנת ++C 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Workload Analysis Researcher within our company Cloud's MSCA organization, you will be integral to developing silicon solutions powering our company's direct-to-consumer products. You will join a Research and Development team focused on analyzing and profiling workloads requirements within the company Cloud environment. Your role will involve conducting in-depth research on CPU optimization, feature development, and ML usages over compute platforms, contributing to identifying key areas of investment and future opportunities. This role offers a unique opportunity to perform groundbreaking research with a significant impact on both research methodologies and industry products, within the server chip architecture team. Your work will directly influence the next generation of hardware experiences for millions of our company users and Cloud customers.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan and execute detailed analysis of CPU workloads within the company Cloud infrastructure, analyze trends and map future requirements.
Collaborate closely with architecture and modeling owners to understand design specifications and identify critical scenarios related to CPU performance and efficiency.
Develop and implement custom workload generation tools and methodologies to simulate real-world usage patterns on our company Cloud platforms.
Analyze the impact of machine learning applications on CPU usage, identifying opportunities for optimization and feature enhancements.
Lead the investigation and development of metrics to measure CPU performance and efficiency, presenting findings to stakeholders and contributing to strategic decisions.
Requirements:
Minimum qualifications:
PhD in Electrical and Electronics Engineering, or equivalent practical experience.
2 years of experience with software development in C++ programming language.
1 years of experience with data structures or algorithms.
Preferred qualifications:
Experience in performance modeling, performance analysis, and workload characterization.
Experience applying machine learning techniques and inference usage models on hardware.
Expertise in CPU architecture disciplines such as branch prediction, prefetching, value prediction, and caching policies.
This position is open to all candidates.
Design Technology Co-Optimization Engineer
Thu, 12 Feb 2026 19:55:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
In this role, you will conduct Place and Route experiments and sensitivity analyses to influence standard cell library architecture, metal stack definitions, and design rules. You will collaborate with Foundry, IP, and Architecture teams to identify Power, Performance, and Area (PPA) bottlenecks and drive System Technology Co-Optimization (STCO) initiatives.
Your work will involve performing high-fidelity physical implementation sweeps, analyzing the impact of scaling boosters, and developing automated methodologies to quantify PPA gains. By navigating the trade-offs between process complexity and design performance, you will ensure our companys hardware achieves efficiency and power density.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Execute high-fidelity Place and Route experiments to evaluate the PPA impact of advanced process features, library architectures, and design rule variations on datacenter-class IP.
Drive Design Technology Co-Optimization by collaborating with foundries and internal technology teams to define optimal metal stacks, track heights, and scaling boosters (e.g., backside power delivery, buried power rails).
Quantify process entitlement through systematic benchmarking of logic and memory macros, identifying bottlenecks in power density and timing closure for next-generation nodes.
Develop automated physical design methodologies and flows to accelerate technology pathfinding and enable rapid what-if analysis of emerging transistor architectures.
Influence System Technology Co-Optimization by partnering with Hardware Architects and Circuit Designers to translate process-level innovations into system-level performance gains.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
2 years of experience in Physical Design (RTL-to-GDS) or Technology Development, focusing on advanced nodes (e.g., 7nm, 5nm, or below).
Experience with industry-standard Place and Route (P&R) tools and Static Timing Analysis (STA) tools.
Experience in CMOS device physics, FinFET/nanosheet architectures, and the impact of layout parasitics on PPA.
Experience in scripting and automation using Tcl and Python (or Perl) to manage design sweeps and data extraction.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on computer architecture.
Experience in Design Technology Co-Optimization (DTCO), including standard cell library characterization, metal stack optimization, and evaluation of scaling boosters (e.g., backside power delivery).
Experience working with major foundry technology files (PDKs) and interpreting Design Rule Manuals (DRM) to guide physical implementation.
This position is open to all candidates.
CPU Design Verification Engineer, PhD University Graduate, 2025 Start
Thu, 12 Feb 2026 19:53:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס מחשבים, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As a CPU Design Verification Engineer, you will work as part of a Research and Development team building verification components, constrained-random testing, system testing, and verification closure. As part of our server chip design team, you will verify complex digital designs. You will collaborate with design and verification engineers in active projects and perform verification. You will be responsible for the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
Behind everything our users see online is the architecture built by the Technical Infrastructure team to keep it running. From developing and maintaining our data centers to building the next generation of our company platforms, we make our company's product portfolio possible. We're proud to be our engineers' engineers and love voiding warranties by taking things apart so we can rebuild them. We keep our networks up and running, ensuring our users have the best and fastest experience possible.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with SystemVerilog Assertions (SVA) and industry leading formal tools.
Identify and write all types of coverage measures for stimulus and corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Apply close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
Experience creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at Register Transfer Level (RTL) level using SystemVerilog or Specman/E for Field Programmable Gate Arrays or ASICs.
Preferred qualifications:
Masters degree in Electrical Engineering or Computer Science.
Experience with Universal Verification Methodology (UVM), SystemVerilog, or other scripting languages (e.g., Python, Perl, Shell, Bash, etc.).
Experience with CPU implementation, assembly language, or compute SOCs.
This position is open to all candidates.
Senior Design Engineer, Mixed Signal and High Speed IO
Thu, 12 Feb 2026 19:51:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications.
In this role, youll work to shape the future of strategic Data Center silicon. Youll be an early and key contributor in a nascent high-growth team that pushes boundaries, developing advanced custom IP and solutions. You will require expertise in one or more of the following areas: wireline communications, analog circuit design, Digital Signal Processor (DSP) design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed input/output (IO) industry standards. Your role has a significant component of cross-collaboration with a broad set of cross-functional organizations. You'll bring out the best in the team to deliver designs that serve many of our companys advanced data center products.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architect and design high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterize performance, and test for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure seamless integration into System-on-Chips (SoCs).
Adhere to standards like IEEE or OIF for high-speed protocols and optimize power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience in analog mixed signal or high-speed IO development.
Experience defining and taking to High Volume Manufacturing (HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science, with an emphasis on wireline silicon architecture and design.
Experience with technical innovation in mixed-signal and high-speed IO solutions.
Experience working on high-performance, data center class IP, from concept through high-volume deployment.
This position is open to all candidates.
Senior SoC Design Verification Engineer, Cloud
Thu, 12 Feb 2026 19:47:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: אבטחת מידע וסייבר, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a Research and Development team. You will build verification components, constrained-random testing, system testing, and drive verification closure. You will verify digital designs, collaborate closely with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner-cases and expose all types of bugs. You will manage the full life-cycle of verification, which can range from verification planning, test execution, to collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by fully understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog and UVM, or formally verify designs with SVA and industry leading formal tools.
Identify and write all types of coverage measures for corner-cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering or equivalent practical experience.
8 years of experience with creating and using verification components and environments in standard verification methodology.
Experience verifying digital logic at RTL level using SystemVerilog or Specman/E for FPGAs or ASICs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, or a related field.
Experience with verification techniques, and the full verification life cycle.
Experience with performance verification of ASICs and ASIC components.
Experience with Application-Specific Integrated Circuit (ASIC) standard interfaces and memory system architecture.
Experience in four or more System on a chip (SOC) cycles.
This position is open to all candidates.
Staff Design Engineer, Cloud
Thu, 12 Feb 2026 19:44:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work to shape the future of the Data Center silicon. Our portfolio spans CPU, TPU, Networking and other key data center technologies, which power our company's most demanding Compute and AI/ML applications. You will be a key contributor in the growth team, developing advanced custom IP and solutions. We seek experienced applicants with expertise in one or more of the following areas: wireline communications, analog circuit design, DSP design and algorithms, signal integrity, transmission line theory, advanced analog and mixed-signal modeling, high-speed clocking, Clock and Data Recovery (CDR), equalization, high-speed IO industry standards. You will collaborate with a set of cross-functional organizations. You will serve many of our companys advanced data center products.The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our companyservices around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Architecture and design of high-speed analog/digital circuits (ADC, DAC, PLL, CDR, DSP), including optimizing for Power, Performance, and Area (PPA).
Model and simulate channel behavior (S-parameters), signal integrity, and jitter using tools like MATLAB.
Bring up new silicon, characterizing performance, and testing for electrical compliance in lab environments.
Work with packaging, board design, and firmware teams to ensure integration into System-on-Chips (SoCs).
Adhere to standards like Institute of Electrical and Electronics Engineers(IEEE) or Optical Internetworking Forum (OIF) for protocols and optimizing power consumption.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
10 years of experience in analog mixed signal and high-speed Input/Output development.
Experience defining and taking to High Volume Manufacturing(HVM) leading edge mixed-signal or high-speed IO designs.
Preferred qualifications:
Master's degree or PhD in Electrical Engineering, Computer Engineering or Computer Science.
Experience in mixed-signal and high-speed Input/Output (IO) solutions.
Experience working on high-performance, data-center class IP, from concept through high-volume deployment.
This position is open to all candidates.
Design Engineer, Cloud, Networking
Thu, 12 Feb 2026 19:42:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Lead a complex ASIC subsystem and understand how it interacts with software and other ASIC subsystems to implement groundbreaking data center networks.
Define high-performance hardware/software interfaces. Write micro architecture and design specifications.
Define efficient micro-architecture and block partitioning/interfaces and flows.
Implement designs in SystemVerilog.
Collaborate closely with software, verification, and physical design stakeholders to ensure the designs are complete, correct, and performant.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
4 years of experience architecting networking ASICs from specification to production.
Experience developing RTL for ASIC subsystems.
Experience in micro-architecture, design, verification, logic synthesis, and timing closure.
Preferred qualifications:
Experience architecting networking switches, end points, and hardware offloads.
Experience working with design networking like Remote Direct Memory Access (RDMA) or packet processing and system design principles for low latency, high throughput, security, and reliability.
Experience working with software teams optimizing the hardware/software interface.
Proficiency in TCP, IP, Ethernet, PCIe, DRAM, Network on Chip (NoC) principles and protocols.
Proficiency in a procedural programming language (e.g., C++, Python, Go).
Understanding of packet classification, processing, queueing, scheduling, switching, routing, traffic conditioning, and telemetry.
This position is open to all candidates.
Design Team Manager, Servers, Cloud
Thu, 12 Feb 2026 19:40:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
As part of our Server Chip Design team, you will use your ASIC design experience to be part of a team that creates the SoC VLSI design cycle from start to finish. You will collaborate closely with design and verification engineers in active projects, creating architecture definitions with RTL coding, and running block level simulations.
As a Design Team Manager within the Server Chip Design team, you will oversee the IP and SoC VLSI design cycle from architecture to production. In this role, you will own and manage IP, subsystems and SoC development, leading a group of designers and design tech leads.
You will be responsible for mentoring and developing team members and tech leads while driving improvements in leadership, technical execution, and design flows.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Manage a team of tech leads and designers. Develop and mentor team members, and communicate and co-work with multi-disciplined and multi-site teams.
Lead design activities at IPs, subsystems, and SoC.
Plan, execute, track progress, assure quality, and report status of the assigned activity.
Work closely with internal customers and support multiple activities and deliverables.
Assure and manage deliverables quality at all RTL design categories including reviews, static checks, design for physical design, power, etc.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, a related field, or equivalent practical experience.
10 years of experience in RTL design cycle from IP to SoC, from specification to production.
8 years of experience in execution teams management.
Experience in the following areas: RTL design, design quality checks, physical design aspects of RTL coding, and power.
Preferred qualifications:
Experience with synthesis techniques to optimize Register-Transfer Level (RTL) code, performance and power as well as low-power design techniques.
Experience with a scripting language like Python or Perl.
Experience with design for test and its impact on design and physical design.
Knowledge of SOC architecture and assertion-based formal verification.
Knowledge of high performance and low power design techniques.
Knowledge of one of these areas: PCIe, UCIe, DDR, AXI, CHI, Fabrics, ARM processors family.
This position is open to all candidates.
Design Verification Engineer, Networking, Cloud
Thu, 12 Feb 2026 19:38:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: חשמל ואלקטרוניקה, מהנדס חשמל, מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס חשמל, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will work as part of a research and development team. You will build verification components, constrained-random testing, system testing, and verification closure. You will verify digital designs, collaborate with design and verification engineers on projects, and perform direct verification. You will build constrained-random verification environments that exercise designs through their corner cases and expose all types of bugs. You will manage the full lifecycle of verification which can range from verification planning, test execution, or collecting and closing coverage.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Plan the verification of digital design blocks by understanding the design specification and interacting with design engineers to identify important verification scenarios.
Create and enhance constrained-random verification environments using SystemVerilog or formally verify designs with strategic value add (SVA) and industry-leading formal tools.
Identify and write all types of coverage measures for stimulus and corner cases.
Debug tests with design engineers to deliver functionally correct design blocks.
Close coverage measures to identify verification holes and to show progress towards tape-out.
Requirements:
Minimum qualifications:
Bachelor's degree in electrical engineering or equivalent practical experience.
4 years of experience working with design networking like remote direct memory access (RDMA) or packet processing and system design principles for low latency, throughput, security, and reliability.
Experience creating and using verification components and environments in standard verification methodology.
Preferred qualifications:
Experience in verifying digital systems using standard internet protocol (IP) components or interconnects (e.g., microprocessor cores, hierarchical memory subsystems).
Experience in transmission control protocol (TCP), IP, ethernet, PCIE, and dynamic random-access memory (DRAM), network on chip (NoC) principles and protocols.
Experience in estimating performance by analysis, modeling, and network simulation in defining and driving performance test plans.
Experience with verification techniques and the full verification lifecycle.
Experience with performance verification of ASICs and ASIC components.
Experience with ASIC standard interfaces and memory system architecture.
This position is open to all candidates.
Senior Silicon Validation Engineer, Networking
Thu, 12 Feb 2026 19:35:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: מדעים מדוייקים, הנדסה, מהנדס וריפיקציה, מהנדס וריפיקציה | ולידציה 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
The ML, Systems, & Cloud AI (MSCA) organization at our company designs, implements, and manages the hardware, software, machine learning, and systems infrastructure for all our company services (Search, YouTube, etc.) and our company Cloud. Our end users, Cloud customers and the billions of people who use our company services around the world.
We prioritize security, efficiency, and reliability across everything we do - from developing our latest TPUs to running a global network, while driving towards shaping the future of hyperscale computing. Our global impact spans software and hardware, including our company Clouds Vertex AI, the leading AI platform for bringing Gemini models to enterprise customers.
Responsibilities
Define, develop and execute post-silicon validation content on both pre-silicon setups and real silicon platforms in the lab.
Drive silicon from being a chip towards becoming a product.
Debug and investigate issues along cross-functional teams such as Firmware (FW), Software (SW), Design, Design Verification (DV), Architecture (ARCH) and multiple production teams.
Provide a quality functional coverage for our company designs.
Test Development and Automation, Design, implement, and maintain validation tests using scripting and programming languages (e.g., Python, C/C++) to verify SmartNIC functionality and performance.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical/Computer Engineering, Computer Science, related field, or equivalent practical experience.
5 years of experience with functional tests for silicon validation (i.e., writing in C or C++).
5 years of experience in silicon bring-up, functional validation, characterizing, and qualifying silicon.
Preferred qualifications:
Experience with hardware prototyping, including hardware/software integration (i.e., pre-silicon use of emulation, software-based test, and diagnostics development).
Experience and knowledge in packet processing, data path, packet buffering, scheduler, networking protocols offload engine.
Knowledge in L1/L2 layers, Ethernet SerDes, MAC+PCS.
Knowledge of System on a chip (SoC) architecture, including boot flows and embedded processors/firmware.
Ability to focus on validating key features, including Ethernet interface (SerDes, MAC + PCS) PCIe high-speed interface, network protocols (e.g., Ethernet, RDMA, NVMe), packet processing, data path, packet buffering, and embedded processors/firmware.
This position is open to all candidates.
SoC Static Timing Analysis Lead, Physical Design
Thu, 12 Feb 2026 19:30:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: אבטחת מידע וסייבר, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Drive the sign-off timing convergence for high-performance designs.
Set up the timing constraints, define the overall static timing analysis (STA) methodology, set up the STA infrastructure and sign-off convergence flows, and work closely with block owners throughout the project for sign-off timing convergence.
Work with logic designers to drive architectural feasibility studies, develop timing, and explore RTL/design trade-offs for physical design closure.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, a related technical field, or equivalent practical experience.
8 years of experience with static timing analysis, including sign-off corner definitions, process margining, interface timing constraints, timing convergence, and frequency goals setup with technology scaling.
Experience in constraints development for sub systems or SOC.
Preferred qualifications:
Experience with full-chip static timing analysis and timing closure.
Experience with scripting languages (e.g., Python, Perl, or TCL).
Experience with ASIC physical design flows and methodologies, including synthesis, place and route (P&R), static timing analysis (STA), formal verification, and clock domain crossing (CDC).
Knowledge of semiconductor device physics and transistor characteristics.
This position is open to all candidates.
Senior SoC and IP Design Engineer, Cloud
Thu, 12 Feb 2026 19:28:00 GMT
מיקום המשרה: תל אביב יפו, חיפה 
תחומי המשרה: תוכנה, אבטחת מידע וסייבר, מהנדס מחשבים, חשמל ואלקטרוניקה, מהנדס חשמל, הנדסה, מהנדס חשמל, מהנדס מחשבים, SOC/SIEM 
סוג/היקף המשרה: משרה מלאה 
Be part of a team that pushes boundaries, developing custom silicon solutions that power the future of our company's direct-to-consumer products. You'll contribute to the innovation behind products loved by millions worldwide. Your expertise will shape the next generation of hardware experiences, delivering unparalleled performance, efficiency, and integration.
In this role, you will use your Application-Specific Integrated Circuit (ASIC) design experience to be part of a team that develops the ASIC SoC from Plan of Record (POR) to Production. You will be creating SoC Level micro architecture definitions, RTL coding and will do all RTL quality checks. You will also have the opportunity to contribute to design flow and methodologies. You will collaborate with members of architecture, software, verification, power, timing, synthesis dft etc. You will face technical tests and develop/define design options for performance, power and area.
The AI and Infrastructure team is redefining whats possible. We empower our company customers with breakthrough capabilities and insights by delivering AI and Infrastructure at unparalleled scale, efficiency, reliability and velocity. Our customers, our company Cloud customers, and billions of our company users worldwide.
We're the driving force behind our company's groundbreaking innovations, empowering the development of our cutting-edge AI models, delivering unparalleled computing power to global services, and providing the essential platforms that enable developers to build the future. From software to hardware our teams are shaping the future of world-leading hyperscale computing, with key teams working on the development of our TPUs, Vertex AI for our company Cloud, our company Global Networking, Data Center operations, systems research, and much more.
Responsibilities
Define the SoC/block level design document such as interface protocol, block diagram, transaction flow, pipeline, etc.
Perform Register-Transfer Level (RTL) development (e.g., coding and debug in Verilog, System Verilog), function/performance simulation debug and Lint/Cyber Defense Center/Formal Verification/Unified Power Format checks.
Participate in synthesis, timing/power closure, and Application-Specific Integrated Circuit (ASIC) silicon bring-up.
Participate in test plan and coverage analysis of the block and SOC-level verification.
Participate in architecture feedback.
Requirements:
Minimum qualifications:
Bachelor's degree in Electrical Engineering, Computer Engineering, Computer Science, or a related field, or equivalent practical experience.
8 years of experience with digital logic design principles, RTL design concepts, and languages such as Verilog or SystemVerilog.
Experience with logic synthesis techniques to optimize RTL code, performance and power including low-power design techniques.
Experience with design sign off and quality tools (e.g., Lint, CDC, etc.).
Experience with SOC architecture.
Experience in logic design.
Preferred qualifications:
Master's degree or PhD in Computer Science or a related technical field.
Knowledge in one of these areas: Peripheral Component Interconnect Express (PCIe), Universal Chiplet Interconnect Express (UCIe), Double Data Rate (DDR), Advanced Extensible Interface (AXI), or Advanced RISC Machines (ARM) processors family.
Knowledge of high performance and low power design techniques.
Knowledge of assertion-based formal verification.
Excellent problem-solving and debugging skills.
This position is open to all candidates.
Senior Chrome Extension Engineer
Thu, 12 Feb 2026 19:28:00 GMT
מיקום המשרה: תל אביב יפו 
תחומי המשרה: תוכנה, מהנדס תוכנה, הנדסה, מהנדס תוכנה, מתכנת Python, מתכנת Full Stack 
סוג/היקף המשרה: משרה מלאה 
We are looking for a Senior Full Stack Engineer (Front- End Oriented) to join our innovative team. In this role, you will lead the development of user-centric, cutting-edge interfaces that empower clinicians and improve the effectiveness of behavioral health care. If you thrive in building complex, scalable, and beautiful frontend systems, this role is for you.

What are we looking for? You are a highly experienced frontend engineer with extensive expertise in React and modern frontend development practices. You have a proven track record of delivering scalable and maintainable user interfaces. You are passionate about UX/UI design and have the technical ability to bring those designs to life seamlessly.

How will you contribute?
Lead the design and development of complex frontend features and interfaces.
Collaborate closely with product managers and UX designers to create user-friendly solutions.
Optimize frontend performance to ensure fast and reliable applications.
Drive best practices in code quality, testing, and documentation.
Mentor junior engineers and contribute to the growth of the team.
Requirements:
5+ years of experience in frontend development.
Experience working with JavaScript frameworks, particularly React and its ecosystem
Proven experience building a mature Chrome extension used in production by customers
Deep hands-on expertise with Chrome Extension APIs and the realities of MV3 (permissions, service workers, messaging, storage, alarms, scripting, declarativeNetRequest where relevant).
Demonstrated ability to measure and validate extension performance impact on external systems
Experience working on an extension in a multi-team development environment:
Shared ownership, versioned APIs/contracts, coordinated releases
backwards compatibility and safe rollout strategies.
Strong JavaScript/TypeScript engineering fundamentals and production instincts (debuggability, reliability, defensive coding).
Team player with strong communication skills, egoless and transparent
Ability to take ownership and make an impact
This position is open to all candidates.
עמוד הבא ››

אינדקס משרות

חיפוש עבודה אבטחה, שמירה וביטחון חיפוש עבודה אבטחת איכות QA חיפוש עבודה אבטחת מידע חיפוש עבודה אדמיניסטרציה חיפוש עבודה אומנות, בידור ומדיה חיפוש עבודה אופטיקה חיפוש עבודה אופנה וטקסטיל חיפוש עבודה אחזקה וניקיון חיפוש עבודה אינטרנט חיפוש עבודה אלקטרוניקה וחשמל חיפוש עבודה ביוטכנולוגיה חיפוש עבודה ביטוח חיפוש עבודה בניין, בינוי ותשתיות חיפוש עבודה הוראה, חינוך והדרכה חיפוש עבודה הנדסה חיפוש עבודה התנדבות חיפוש עבודה חומרה חיפוש עבודה טלקום חיפוש עבודה יבוא יצוא חיפוש עבודה יופי, טיפוח וספא חיפוש עבודה יזמות חיפוש עבודה ייצור ותעשיה חיפוש עבודה כספים וכלכלה חיפוש עבודה לוגיסטיקה ומחסנאות חיפוש עבודה ללא ניסיון חיפוש עבודה מדעי החברה חיפוש עבודה מדעי החיים, טבע וחקלאות חיפוש עבודה מדעים מדוייקים חיפוש עבודה מזון, מסעדנות ואירועים חיפוש עבודה מחשבים ורשתות חיפוש עבודה מכירות חיפוש עבודה מערכות מידע חיפוש עבודה משאבי אנוש חיפוש עבודה משפטים חיפוש עבודה נדל"ן חיפוש עבודה נהגים שליחים והפצה חיפוש עבודה ניהול בכיר חיפוש עבודה ניתוח מערכות חיפוש עבודה סטודנטים חיפוש עבודה ספורט חיפוש עבודה עבודה בחו"ל חיפוש עבודה עיצוב חיפוש עבודה עריכה, תוכן וספרות חיפוש עבודה פרסום שיווק ויחסי ציבור חיפוש עבודה קמעונאות חיפוש עבודה רכב ומכונאות חיפוש עבודה רפואה ופארמה חיפוש עבודה רפואה משלימה חיפוש עבודה שירות לקוחות חיפוש עבודה תוכנה חיפוש עבודה תיירות ומלונאות חיפוש עבודה תעופה ואווירונאוטיקה